众所周知,AHB的速度比要快,但SOC中大多数外设是挂在APB上,以AHB to APB bridge作为master,而bridge又作为slave接到AHB上,那么为什么不把所有外设都挂在AHB上,以获得最快的访问速度? 主要有以下四个原因:
1.片上存储器直接与CPU进行数据交互,需要保证对它们有足够快的访问速度,所以必然挂在AHB上,DMA负责不同存储器或外设之间的数据传输,所以也挂在AHB上,而SOC上的其他大多数外设,它们挂在总线上的目的是CPU可以通过总线读写它们的寄存器,并不会过于频繁,不需要太快的速度。
2.如果所有外设都挂在AHB下,会导致bus matrix的负载(扇出)过多,可能使相关路径的时序显著恶化,导致时钟频率降低,反而降低了CPU的性能。
3.APB总线及其上的设备因为对速度要求低,可以用频率较低的PCLK,甚至将其电源关掉,以节省功耗
4.APB协议是非流水线的,能减少SLAVE的设计复杂度,并且使SLAVE易于复用。
【推荐】国内首个AI IDE,深度理解中文开发场景,立即下载体验Trae
【推荐】编程新体验,更懂你的AI,立即体验豆包MarsCode编程助手
【推荐】抖音旗下AI助手豆包,你的智能百科全书,全免费不限次数
【推荐】轻量又高性能的 SSH 工具 IShell:AI 加持,快人一步
· 地球OL攻略 —— 某应届生求职总结
· 周边上新:园子的第一款马克杯温暖上架
· Open-Sora 2.0 重磅开源!
· 提示词工程——AI应用必不可少的技术
· .NET周刊【3月第1期 2025-03-02】