摘要: 两个A和B serdes对接,A发出PRBS31,B收到后怎么知道有没有误码呢?有没有想过这个问题,如果写多PCS的verilog代码那就不用看下文了。 1.先举个例子,A和B 端口对接发送以太网报文,A发B收,B怎么知道出现错报呢。这个大家都知道A发的报文里数据的FCS,CRC校验码,FEC校验码 阅读全文
posted @ 2024-12-15 17:57 韭菜满仓 阅读(67) 评论(0) 推荐(0) 编辑
摘要: 今年学习会了很多SI/PI仿真工具,用处太大了。 1.学会了HFSS 3D LAYOUT,这个不是HFSS,是HFSS下面专门仿真PCB的工具,做不了任意结构,适合于PCB的分析。学会了仿真高速信号的S参数,TDR,以及优化过孔,挖反焊盘。总之用处太多了。就是缺少专业的老师傅指导,效率还比较低,处理 阅读全文
posted @ 2024-12-15 17:42 韭菜满仓 阅读(11) 评论(0) 推荐(0) 编辑
摘要: FPGA和AISC的serdes IP有什么差异? 网上有很多FPGA里serdes的资料,实际情况这两种产品serdes IP的外在表现差异很大,如果做ASIC 里serdes IP使用,设计,集成,调试建议不好看FPGA相关的serdes IP会材料出现很多误导。 1.FPGA里将serdes 阅读全文
posted @ 2024-12-15 14:55 韭菜满仓 阅读(60) 评论(0) 推荐(0) 编辑
摘要: 这次不讲眼图原理。外面有很多介绍,只讲使用时的几个错误认识。 定位调试时经常要看RX端数字眼图,一般有2种,一种是打出眼宽和眼高的坐标数字,另外一种是生成一个2D的数字形状。 使用时有这几个误区。 1.盲目认为眼图调好当做唯一的判断标准。眼图好就认为不会出现误码。实际情况是眼图只是一个辅助的定位手段 阅读全文
posted @ 2024-12-15 14:53 韭菜满仓 阅读(51) 评论(0) 推荐(0) 编辑
点击右上角即可分享
微信分享提示