摘要: 本实验讲究实用性,故设计思想为:主机先向从机发送地址,若是向从机写入数据,则向从机发送数据,若是读取从机数据,则向从机发送时钟,然后在时钟下降沿读取数据即可。cs信号上升沿作为SPI通信的结束信号。rom程序只是做测试使用。每次发送16个时钟信号,前八个是地址和命令,后八个是数据。其中:前8个时钟... 阅读全文
posted @ 2015-04-15 21:11 远航路上ing 阅读(14459) 评论(13) 推荐(2) 编辑
摘要: SPI的 有关知识参考FPGA作为主机的通信实验。 本实验中FPGA作为从机通过SPI与MCU等通信的试验,可以在时钟上升沿接收数据并且在时钟下降沿发送数据,模仿全双工模式。接收的数据作为地址,通过读取ROM中地址的数据然后发送出去。注意 发送完成以及接收完成之后的数据处理的关系。 程序: ... 阅读全文
posted @ 2015-04-15 14:02 远航路上ing 阅读(6902) 评论(2) 推荐(0) 编辑