摘要: 在DE1-soc软件实验”hello_word"此实验中,我开始并没有将SOC-training image镜像内核文件用win32disk写入sd卡中,直接插入sd卡,发现putty连接com3口是一直处于不能连接状态;后来写入SOC-training image镜像内核文件,在连接时就成功了,那 阅读全文
posted @ 2019-03-02 09:47 浮沉沉浮 阅读(408) 评论(0) 推荐(0) 编辑
摘要: 此实验需要工具:win32disk,路由器,sd卡,Embeed Design suite, Putty,usb to uart 驱动 选择文件,在拷贝到sd卡中去;烧写的文件是官方提供的SD卡的程序; 使用win32disk,选择文件 点击write; 创建文件夹my_first_hps 新建ma 阅读全文
posted @ 2019-03-01 20:42 浮沉沉浮 阅读(481) 评论(0) 推荐(0) 编辑
摘要: 在Quartus ii使用时,一定会使用编译,下面自己总结一下编译到底干了什么事。 (1)综合,编译时首先将输入设计转换成电路的设计。即将verilog hdl语言和原理图等转换为电路的设计; (2)布局布线,在综合后得到的电路设计,按照一定的方法放在指定的器件中去,将其连接成一个完整的布局。 (3 阅读全文
posted @ 2019-02-28 21:00 浮沉沉浮 阅读(456) 评论(0) 推荐(0) 编辑
摘要: FPGA大多为LUT+寄存器的够,实现工艺为SRAM;寄存器很好理解,存储器的一种,用于存储指令和数据,多位于CPU内。拿什么是LUT呢? LUT:即Look up table,查找表,其本质是一个RAM;查找表顾名思义可以知道就是输入一个信息就等同于查找一个地址,将查找到的地址的对应内容输出。 用 阅读全文
posted @ 2019-02-28 16:48 浮沉沉浮 阅读(481) 评论(0) 推荐(0) 编辑
摘要: 今天在quartus9.0新建SOPC build时,发现在添加PLL时对话框太大,笔记本分辨率差,导致结束和next不能选择; 解决: 如果电脑分辨率可以调整为合适的,就去调整; 现在介绍分辨率不合适的解决方法,就是使用快捷键; 快捷键 back:alt+b next:alt+n finish:a 阅读全文
posted @ 2019-02-28 13:56 浮沉沉浮 阅读(634) 评论(0) 推荐(0) 编辑
摘要: 设置中是下降沿,边沿触发。 阅读全文
posted @ 2019-02-26 17:07 浮沉沉浮 阅读(296) 评论(0) 推荐(0) 编辑
摘要: DE1作为ARM+FPGA的组合,ARM和FPGA之间通信,两个区块间有三个通道可以让两部分实现传输数据,统称为 HPS-FPGA AXI Bridges。 分别为:FPGA-to-HPS BridgeHPS-to-FPGA BridgeLightweight HPS-to-FPGA BridgeF 阅读全文
posted @ 2019-02-26 16:41 浮沉沉浮 阅读(720) 评论(0) 推荐(0) 编辑
摘要: 新建工程socs_system 进入菜单选择Tools Qsys 配置hps系统 首先选择 在更改参数 配置hps的sdram各项参数 将名字改为hps_0 这样hps配置完成;在配置存储器和其他外设 on-chip-memory JTAG to avaion bridge(改名为mster_sec 阅读全文
posted @ 2019-02-26 14:49 浮沉沉浮 阅读(729) 评论(0) 推荐(0) 编辑
摘要: quartus在线调试的方法 在Quartus II Version 7.2 Handbook Volume 3: Verification中的Section V. In-System Design Debugging里分5章介绍了5种方法: 1. Quick Design Debugging Us 阅读全文
posted @ 2019-02-21 15:40 浮沉沉浮 阅读(2791) 评论(0) 推荐(0) 编辑
摘要: UART通用异步收发传输器(Universal Asynchronous Receiver/Transmitter),通常称作UART,是一种异步收发传输器,是电脑硬件的一部分。它将要传输的资料在串行通信与并行通信之间加以转换。作为把并行输入信号转成串行输出信号的芯片,UART通常被集成于其他通讯接 阅读全文
posted @ 2019-02-21 15:39 浮沉沉浮 阅读(371) 评论(0) 推荐(0) 编辑