FPGA原语初步实验
1、实验原理
将FPGA的原语基本语法加入到实际的工程中,可以通过实验具体得到相应的数字电路。这里先从与、或、非门开始,准备将数字电路的设计思路引入verilog细节设计。
2、实验操作
and(led[0],key_code[0],key_code[1]);//and logic not(led[1],key_code[0]);//not logic or(led[2],key_code[0],key_code[1]);//or logic
还需要按键和led来测试综合的逻辑是否成功。
如果不需要板级验证的话可以直接从rtl的层次来观察。
标准的数字电路单元,可以实现基本的数字电路设计思路。也可以通过这个来提高数字电路设计的能力。
3、实验现象
就是按键会有具体的led显示,这里就不说明。由于使用的是矩阵键盘,所以需要写一个独立的按键模块。后面会逐步完善,这里先看一下原语的基本原理。
======== ======\\ ======= -
|| || \\ // \\ /-\
|| || || // // \\
|| || // || // \\
====== ======= || === ========
|| || || \\ // \\
|| || \\ || // \\
|| || \\ // // \\
|| || ======= // \\
作者:绿叶落秋风,专注FPGA技术分析和分享,转载请注明原文链接:https://www.cnblogs.com/electricdream/p/13138880.html,文中资源链接如下:
1. GITHUB开源仓库