摘要: "The input clock source to the DSP can be directly used to generate the clocks to other parts of the system(Bypass Mode) or it can be multiplied by a value from 2 to 15 and divided by a value from 1 to 32 to achievea desired frequency (PLL Mode).The PLLEN bit of the PLL Control/Status Register 阅读全文
posted @ 2011-07-17 20:25 elar 阅读(4874) 评论(0) 推荐(0) 编辑
摘要: 转自:http://hi.baidu.com/liang888%BA%C3/blog/item/38ad3351defc6711377abec2.html起始位:先发出一个逻辑”0”信号,表示传输字符的开始。资料位:紧接着起始位之后。资料位的个数可以是4、5、6、7、8等,构成一个字符。通常采用ASCII码。从最低位开始传送,靠时钟定位。奇偶校验位:资料位加上这一位后,使得“1”的位数应为偶数(偶校验)或奇数(奇校验),以此来校验资料传送的正确性。停止位:它是一个字符数据的结束标志。可以是1位、1.5位、2位的高电平。空闲位:处于逻辑“1”状态,表示当前线路上没有资料传送。波特率:是衡量资料传 阅读全文
posted @ 2011-07-17 17:23 elar 阅读(6973) 评论(0) 推荐(1) 编辑