07 2011 档案

摘要:用multisim做的一个AM调制载波。只需要一个乘法器把要发送的信号和高频周期信号乘到一起就可以了……电路图如下: 阅读全文
posted @ 2011-07-31 20:48 elar 阅读(298) 评论(0) 推荐(0) 编辑
摘要: 阅读全文
posted @ 2011-07-26 10:31 elar 阅读(584) 评论(0) 推荐(0) 编辑
摘要:1、About the Digital Loopback ModeIn the digital loopback mode, the receive signals are connected internallythrough multiplexers to the corresponding transmit signals。This mode allows testing of serial port code with a single DSPdevice; the McBSP receives the data it transmits.2、About the Clock Stop 阅读全文
posted @ 2011-07-26 10:29 elar 阅读(859) 评论(0) 推荐(0) 编辑
摘要:目录一、配置MCBSP接收器的三个步骤二、对MCBSP的寄存器进行编程,以满足接收操作一、配置MCBSP接收器的三个步骤1)重启MCBSP/receiver2)对MCBSP的寄存器进行编程,用以满足接收器所需要的操作3)启用receiver二、对MCBSP的寄存器进行编程,以满足接收操作1、全局性的设置(Global behavior)1)将接收引脚置为MCBSP的引脚(有复用的情况下)2)启用/禁用 digital loopback模式3)启用/禁用 clock stop(SPI)模式4)启用/禁用 receive multichannel selection模式【该模式见此】2、数据的设置 阅读全文
posted @ 2011-07-25 16:56 elar 阅读(1229) 评论(0) 推荐(0) 编辑
摘要:目录:一、channel、block、partition的概念二、接收多通道选择模式(Receive Multichannel Selection Mode)三、发送多通道选择模式(TransmitMultichannel Selection Mode)四、启用/禁用(Disabling/Enabling) VS 屏蔽/解除屏蔽(Masking/Unmasking)一、channel、block、partition的概念channel: a time slot for shifting the bits of one serial word。一个MCBSP通道一次可以移进或移出一个串行字。每个 阅读全文
posted @ 2011-07-25 15:34 elar 阅读(2695) 评论(0) 推荐(1) 编辑
摘要:采样频率发生器功能框图如下所示:注:1)VC5502的采样频率发生器的输入时钟CLKSRG的极性永远是正值(上升沿),无论CLKRP或CLKXP的设置是怎样。2)VC5502的MCBSP的输入时钟为DSP的slow peripherals clock。3)不是所有的C55X芯片都支持CLKS管脚,要查看相应芯片的DATASHEET。4)VC5502不支持由GSYNC位提供的时钟同步功能。采样频率发生器的输入时钟可以由CLKX,CLKR或者CLKS管脚提供。但不是所有的C55X芯片都有CLKS管脚。输入时钟源由PCR的SCLKME位和SRGR2的CLKSM位决定。另外,5502的MCBSP的最高 阅读全文
posted @ 2011-07-24 15:23 elar 阅读(813) 评论(0) 推荐(0) 编辑
摘要:本文大部分内容摘自赵洪亮《TMS320C55X DSP应用系统设计(第2版)》TI 《TMS320VC5501/5502/5509/5510 DSPMultichannel Buffered Serial Port (McBSP)Reference Guide》------------------------------------------------------------------------------------------McBSP包括一个数据通道和一个控制通道,通过7个引脚与外部设备连接。功能框图如下:注意:1、对于5502,MCBSP接收到的DSP的内部时钟是来自DSP的s 阅读全文
posted @ 2011-07-24 10:31 elar 阅读(3026) 评论(0) 推荐(0) 编辑
摘要:StepDescriptionInterrupt request sent to CPUThe CPU receives a maskable interrupt request.Set corresponding IFR flagWhen the CPU detects a valid maskable interrupt request, it sets andlatches the corresponding flag in one of the interrupt flag registers (IFR0or IFR1). This flag stays latched until t 阅读全文
posted @ 2011-07-21 16:20 elar 阅读(640) 评论(0) 推荐(0) 编辑
摘要:IDLE Configuration Register(ICR):允许用户将系统的不同部分设置为空闲状态。IDLE Status Register(ISTR):反应了系统中仍处于激活态的部分。Peripheral IDLE Control Register(PICR):外设部分的IDLE控制寄存器。Peripheral IDLEStatusRegister(PISTR):反应了外设中处于IDLE状态的部分。Master IDLE Control Register(MICR):用来存储HPI和DMA的IDLE mode。Master IDLEStatusRegister(MISR):反应了HPI 阅读全文
posted @ 2011-07-20 16:03 elar 阅读(387) 评论(0) 推荐(0) 编辑
摘要:------------------将外设模块设为空闲状态的方法-----------------------每一个外设模块都可以按照如下的步骤设置成Idle Mode:往PICR的相应位写入1,相应位为该外设所对应的位。往ICR的PERI位写入1.执行IDLE指令PICR相应位的外设将会进入IDLE状态。PICR寄存器如下图:------------------将外设模块从空闲态中恢复的方法-----------------------一次性激活所有外设的方法:将0写入ICR的PERI位中执行IDLE指令所有的外设均被激活激活部分外设的方法:将0写入PICR相应的外设位中写入后,相应的外设即 阅读全文
posted @ 2011-07-20 15:35 elar 阅读(247) 评论(0) 推荐(0) 编辑
摘要:5502有四个时钟组,分别为:C55x Subsystem Clock GroupFast Peripherals Clock GroupSlow Peripherals Clock GroupExternal Memory Interface Clock Group1、C55x Subsystem Clock Group该时钟组包括C55X CPU core、内存(DARAM和ROM)、ICACHE以及一切与CPU相关的模块。该组的输入时钟为CLKOUT3信号。如果在PLL MODE下,则该CLKOUT3信号可以通过分频器D0和倍频器M1来进行调节;如果是在BYPASS MODE下,则CLK 阅读全文
posted @ 2011-07-20 11:31 elar 阅读(282) 评论(0) 推荐(0) 编辑
摘要:"The input clock source to the DSP can be directly used to generate the clocks to other parts of the system(Bypass Mode) or it can be multiplied by a value from 2 to 15 and divided by a value from 1 to 32 to achievea desired frequency (PLL Mode).The PLLEN bit of the PLL Control/Status Register 阅读全文
posted @ 2011-07-17 20:25 elar 阅读(4953) 评论(0) 推荐(0) 编辑
摘要:转自:http://hi.baidu.com/liang888%BA%C3/blog/item/38ad3351defc6711377abec2.html起始位:先发出一个逻辑”0”信号,表示传输字符的开始。资料位:紧接着起始位之后。资料位的个数可以是4、5、6、7、8等,构成一个字符。通常采用ASCII码。从最低位开始传送,靠时钟定位。奇偶校验位:资料位加上这一位后,使得“1”的位数应为偶数(偶校验)或奇数(奇校验),以此来校验资料传送的正确性。停止位:它是一个字符数据的结束标志。可以是1位、1.5位、2位的高电平。空闲位:处于逻辑“1”状态,表示当前线路上没有资料传送。波特率:是衡量资料传 阅读全文
posted @ 2011-07-17 17:23 elar 阅读(7012) 评论(0) 推荐(1) 编辑
摘要:可选的输入时钟频率:可选的波特率可选的字长可选的数据位可选的停止位可选的校验方式FIFO控制方式LOOPBACK控制 阅读全文
posted @ 2011-07-16 16:36 elar 阅读(563) 评论(0) 推荐(0) 编辑
摘要:分频数锁存寄存器(URDLM和URDLL) URRBR, URTHR和URDLL 共享同一个地址。当URLCR寄存器的DLAB位为1时,所有对该共享地址的访问均访问的是URDLL;当URLCR寄存器的DLAB位为0时,对该共享地址的读操作将访问的是URRBR(receiver buffer register),对该共享地址的写操作访问的将是URTHR(transmitter holding register)。 URIER和URDLM共享同一个地址。当URLCR寄存器的DLAB位为1时,所有对该共享地址的访问均访问的是URDLM;当URLCR寄存器的DLAB位为0时,所有对该共享地址的访问均访 阅读全文
posted @ 2011-07-16 12:33 elar 阅读(1662) 评论(0) 推荐(0) 编辑
摘要:Reset UART有两种方法:UART Reset。往电源和仿真控制寄存器(power and emulation control register,URPECR)的UART reset 位(URST)写入0。这一操作将重置UART的状态机(UART state machine),但是不会影响UART的寄存器。DSP Reset。将DSP的RESET#管脚拉低,整个DSP都将reset,并且在RESET#管脚升高之前一直保持在reset的状态上。作为DSP的一部分,UART的状态机也将RESET,并且UART的寄存器将会恢复到默认的初始状态。UART寄存器和TX信号的默认值如下:备注:UAR 阅读全文
posted @ 2011-07-16 12:05 elar 阅读(828) 评论(0) 推荐(0) 编辑
摘要:UART支持非侵入性的仿真访问(non-intrusive emulator access),即仿真器可以访问UART但是不能改变UART任何寄存器的值。仿真控制寄存器emulation control register (URPECR)仿真控制寄存器的FREE位决定了在仿真环境下,UART如何对仿真操作进行相应。如果FREE位为0,并且UART正在进行数据传输,则UART将会在一个字传输完毕后停止;如果FREE位为0,并且UART没有在传输数据,则UART马上停止;如果FREE位为1,则UART不会停止。分频数锁存寄存器(URDLM和URDLL) URRBR, URTHR和URDLL 共享同 阅读全文
posted @ 2011-07-16 11:46 elar 阅读(1448) 评论(1) 推荐(0) 编辑
摘要:UART的时钟发生器概念示意图:DSP的时钟发生器接收一个外部的时钟源信号,并且产生一个可以使用编程来定义的UART输入时钟。(可定义的UART输入时钟有20MHz、40MHz、60MHz、80MHz、100MHz、120MHz、140MHz)UART拥有一个可编程的波特率发生器,该发生器将一个输入时钟除以一个1~2^16-1之间的数(该数成为分频数,即divisor)用以产生一个波特时钟(baud clock,BCLK)。波特时钟(baud clock)是波特率的16倍,即是说,没接收或发送一个bit时,该数据维持16个波特时钟周期(Baud clock cycle,BCLK cycle)。 阅读全文
posted @ 2011-07-16 11:23 elar 阅读(2892) 评论(0) 推荐(0) 编辑
摘要:由于要使用5502的UART口与FT2232H的UART口进行通信,因此先用CSL对UART口进行编程测试。在测试过程中发现,5502的UART口可以与FT2232H的UART连接上,但是FT2232H收到的数据全是乱码。代码如下:View Code #include <stdio.h>#include <csl.h>#include <csl_uart.h>#include <csl_irq.h>#define LEN 4;UART_Setup Params = { UART_CLK_INPUT_20, UART_BAUD_9600, UART 阅读全文
posted @ 2011-07-15 13:25 elar 阅读(1288) 评论(1) 推荐(0) 编辑
摘要:这两天遇到一个奇怪的问题在CSL的API中,明明提到XBSR又SP2这个寄存器,查看5502 datasheet也可以找到这一证据。但是使用CHIP_FSET(XBSR,SP2,0);语句进行XBSR的SP2位设置的时候,在编译时出现如下错误提示:"uart_test.c", line 37: error: identifier "_CHIP_XBSR_SP2_CLR" is undefined"uart_test.c", line 37: warning: function declared implicitly去掉仿真器,尝试使用 阅读全文
posted @ 2011-07-14 16:20 elar 阅读(1834) 评论(0) 推荐(0) 编辑
摘要:今天上午到实验室,由于当当网一直上不去,觉得应该清理一下缓存,然后就用360清理了一下系统。这一清理坏了。XDS560仿真器连不上了。orz……用驱动安装软件repair了一下还是不行,点开设备管理一看,哎,注册表内容被删了,悲剧ing……设备状态提示:“由于其配置信息(注册表中的)不完整或已损坏,Windows 无法启动这个硬件设备。 (代码 19)”重装一下驱动试试。以后硬件调试的项目过程中还是少动系统比较好……--------------从设备处卸载驱动,并重新安装后,计算机可以识别仿真器(仿真器上的黄色叹号消失)。但是打开CCS 3.3时,依旧提示无法连接仿真器XDS560。提示的信息 阅读全文
posted @ 2011-07-14 14:37 elar 阅读(9140) 评论(15) 推荐(2) 编辑
摘要:全称:External Bus Selection RegisterLayout:域定义:CLKOUT, OSCDIS, EMIFX2, SP2, SP1, PP读写方法:(a) Macros to read/write CHIP register valuesCHIP_RGET() Uint16 CHIP_RGET(REG)CHIP_RSET() void CHIP_RSET(REG, Uint16 regval)(b) Macros to read/write CHIP register field values (Applicable only to registers with mor 阅读全文
posted @ 2011-07-13 15:45 elar 阅读(1462) 评论(0) 推荐(0) 编辑
摘要:根据5502 Datasheet翻译,原文见Datasheet3.9.6节---------------------------------3.9.6 复位序列当RESET#信号为低(LOW)时,时钟发生器进入旁路模式(bypass mode),此时根据GPIO4的状态的不同,输入时钟被置为CLKIN或X2/CLKIN。当RESET#管脚的电平由低转高时,以下事件将会按照下列顺序依次进行。GPIO6和GPIO7在reset信号的上升沿时刻被采样。GPIO6和GPIO7的状态决定了5502复用引脚的功能,(详见5502 datasheet 3.3节,可配置的外部端口和信号)。GPIO6和GPIO 阅读全文
posted @ 2011-07-13 11:26 elar 阅读(1021) 评论(0) 推荐(0) 编辑
摘要:1.如何为工程添加相应的include(.h)文件对pjt点右键,选择“Scan All File Dependencies”.2.编译错误CCStudio_v3.3/C5500/csl/include/csl_chiphal.h", line 201:fatal error: #error NO CHIP DEFINED 如何解决解决办法:(摘自 这里)Project --> Build Options --> Preprocessor --> Pre-defineSymbols中加入CHIP_55023.warning: entry point symbol _ 阅读全文
posted @ 2011-07-12 16:09 elar 阅读(4148) 评论(0) 推荐(0) 编辑

点击右上角即可分享
微信分享提示