DSP 的 BYPASS MODE 和 PLL MODE

"The input clock source to the DSP can be directly used to generate the clocks to other parts of the system (Bypass Mode) or it can be multiplied by a value from 2 to 15 and divided by a value from 1 to 32 to achieve a desired frequency (PLL Mode).The PLLEN bit of the PLL Control/Status Register (PLLCSR) is used to select between the PLL and bypass modes of the clock generator."

                 -TMS320VC5502 DATASHEET

从上述描述中可以看出,DSP的时钟源信号可以直接输送到DSP的其他部分,用以产生其他部分的时钟,这就是BYPASS MODE。

也可以乘上2~15之间的任意数,除以1~32之间的任意数来获得所需要的频率,这就是PLL MODE。

BYPASS MODE和PLL MODE的选择是通过PLLCSR寄存器(CSL在PLL模块下)的PLLEN模块来决定的。

其中,BYPASS MODE是5502 DSP默认的模式。

posted @   elar  阅读(4958)  评论(0编辑  收藏  举报
编辑推荐:
· .NET Core 中如何实现缓存的预热?
· 从 HTTP 原因短语缺失研究 HTTP/2 和 HTTP/3 的设计差异
· AI与.NET技术实操系列:向量存储与相似性搜索在 .NET 中的实现
· 基于Microsoft.Extensions.AI核心库实现RAG应用
· Linux系列:如何用heaptrack跟踪.NET程序的非托管内存泄露
阅读排行:
· TypeScript + Deepseek 打造卜卦网站:技术与玄学的结合
· 阿里巴巴 QwQ-32B真的超越了 DeepSeek R-1吗?
· 【译】Visual Studio 中新的强大生产力特性
· 10年+ .NET Coder 心语 ── 封装的思维:从隐藏、稳定开始理解其本质意义
· 【设计模式】告别冗长if-else语句:使用策略模式优化代码结构
点击右上角即可分享
微信分享提示