摘要: ① 论DDR 时钟的谐波分量的辐射干扰该如何抑制 在UK5A机芯中, DDR CLK大约为208MHz,其4倍频832MHz左右常常超出EMI限值 采取的对策有: A, FSCLK+,FSCLK- 线上各加2.2pF电容,留意电容加得较大的话(10pF以上)似乎基频208MHz处会变差。当然加得太大 阅读全文
posted @ 2021-12-28 14:24 花形 阅读(881) 评论(0) 推荐(0) 编辑