09 2014 档案

摘要:1. 基本的约束方法为了保证成功的设计,所有路径的时序要求必须能够让执行工具获取。最普遍的三种路径为:输入路径(Input Path),使用输入约束寄存器到寄存器路径(Register-to-Register Path),使用周期约束输出路径(Output Path),使用输出约束具体的异常路径(P... 阅读全文
posted @ 2014-09-14 19:33 东海扬尘 阅读(9312) 评论(0) 推荐(2) 编辑
摘要:1. 偏移约束的作用 偏移约束(Offset Constraint)用来定义一个外部时钟引脚(Pad)和数据输入输出引脚之间的时序关系,这种时序关系也被称为器件上的Pad-to-Setup或Clock-to-Out路径。这些约束对与外部元器件相连的接口十分重要,在这里,需要解释两个术语: Pad... 阅读全文
posted @ 2014-09-13 22:48 东海扬尘 阅读(4030) 评论(0) 推荐(2) 编辑
摘要:1. 时钟资源概述 时钟设施提供了一系列的低电容、低抖动的互联线,这些互联线非常适合于传输高频信号、最大量减小时钟抖动。这些连线资源可以和DCM、PLL等实现连接。每一种Spartan-6芯片提供16个高速、低抖动的全局时钟资源用于优化性能;这些资源可以背Xilinx工具自动地使用,即使时钟频率相... 阅读全文
posted @ 2014-09-12 17:02 东海扬尘 阅读(8153) 评论(0) 推荐(3) 编辑
摘要:1. 配置概述 Spartan6系列FPGA通过把应用程序数据导入芯片内部存储器完成芯片的配置。Spart-6 FPGA可以自己从外部非易失性存储器导入编程数据,或者通过外界的微处理器、DSP等对其进行编程。对以上任何一种情况,都有串行配置和并行配置之分,串行配置可以减少芯片对引脚的要求,并行配置... 阅读全文
posted @ 2014-09-08 10:38 东海扬尘 阅读(7922) 评论(3) 推荐(2) 编辑