FPGA
1、没用到的CLK接地。
2、MSEL内部接9k电阻,但依然要接地或者VCCA。
3、nConfig是输入,拉高10kΩ到VCCIO;拉低会复位,然后拉高才会重新配置。
4、nCE是FPGA的片选,接地。多芯片时nCEO级联下一个FPGA的nCE。必要性是什么还不知道。
5、CONF_DONE开漏,拉高10kΩ。
完整过程时:复位->配置->初始化->用户模式。
6、nCEO可以悬空。
7、nStatus开漏,拉高10kΩ。
8、JTAG接口:TCK拉低1kΩ;TMS拉高到10kΩ;TDI拉高到10kΩ;TDO直连。
9、PROM的接法:DCLK直连,nCSO直连,ASDO接PROM的DI,DATA0接25Ω后接PROM的DO。
10、DATA2-7可以IO和悬空。
11、VCCINT内部逻辑供电,接1V或1.2V,跟FPGA型号有关。
12、VCCD_PLL内部PLL的数字电源,和VCCINT同种电源,但需要隔离。纹波极限3%
13、VCCA是PLL的模拟电源,接2.5V,纹波极限3%。
14、VCCIO是IOBank的电压。