摘要: Software Engineering | Architectural Design Introduction: The software needs the architectural design to represents the design of software. IEEE defin 阅读全文
posted @ 2025-03-02 21:53 cor0000 阅读(4) 评论(0) 推荐(0) 编辑
摘要: Fundamentals of Software Architecture 02 Dec, 2022 In the world of technology, starting from small children to young people and starting from young to 阅读全文
posted @ 2025-03-02 21:51 cor0000 阅读(2) 评论(0) 推荐(0) 编辑
摘要: ​《架构漫谈》读后感:解构复杂性与平衡的艺术​ 在数字化浪潮席卷全球的今天,软件架构设计已成为构建复杂系统的核心命题。王概凯的《架构漫谈》以其独特的视角和深刻的洞察力,为读者揭示了架构设计的本质、挑战与演进路径。通过阅读这一系列文章,我不仅对架构的底层逻辑有了更清晰的认识,也对如何在实践中实现技术与 阅读全文
posted @ 2025-02-26 16:59 cor0000 阅读(3) 评论(0) 推荐(0) 编辑
摘要: 一、引言 在人工智能领域,语言模型的架构与训练流程一直是研究的核心焦点。DeepSeek R1 架构与训练流程的出现,为语言模型的发展提供了新的思路和方法。通过对《深度解析 DeepSeek R1 架构与训练流程》一文的阅读,我对 DeepSeek R1 的架构与训练流程有了更深入的理解,也对其在实 阅读全文
posted @ 2025-02-26 16:54 cor0000 阅读(36) 评论(0) 推荐(0) 编辑
摘要: 3.5.4 Cache中主存块的替换算法​ 全相联映射和组相联映射需要,直接相连映射不需要。从主存向Cache传送一个新块,当Cache或Cache组中的空间已被占满时,就需要使用替换算法置换Cache行。而 随机算法(RAND) 算法:若Cache已满,则随机选择一块替换。 特点:实现简单,但完全 阅读全文
posted @ 2025-02-15 19:43 cor0000 阅读(3) 评论(0) 推荐(0) 编辑
摘要: 3.5.3 Cache和主存的映射方式​ Cache 行中的信息是主存中某个块的副本,地址映射是指把主存地址空间映射到Cache地址空间,即把存放在主存中的信息按照某种规则装入Cache。 ​ 由于Cache行数比主存块数少得多,因此主存中只有一部分块的信息可放在Cache中,因此在Cache中要为 阅读全文
posted @ 2025-02-13 19:43 cor0000 阅读(5) 评论(0) 推荐(0) 编辑
摘要: 3.5 高速缓冲存储器​ 由于程序的转移概率不会很低,数据分布的离散性较大,所以单纯依靠并行主存系统提高主存系统的频宽是有限的。这就必须从系统结构上进行改进,即采用存储体系。 ​ 通常将存储系统分为“Cache-主存”层次和“主存-辅存”层次。 3.5.1 程序访问的局部性原理空间局部性 在最近的未 阅读全文
posted @ 2025-02-12 19:42 cor0000 阅读(2) 评论(0) 推荐(0) 编辑
摘要: 3.4.2 固态硬盘原理 固态硬盘(SSD)是一种基于闪存技术的存储器,属于电可擦除ROM,即EEPROM。 组成 一个SSD由一个或多个闪存芯片和闪存翻译层组成。 闪存芯片:替代传统旋转磁盘中的机械驱动器,每个芯片包含多个块(block),每个块包含多个页(page)闪存翻译层:将来自CPU的逻辑 阅读全文
posted @ 2025-02-11 19:42 cor0000 阅读(2) 评论(0) 推荐(0) 编辑
摘要: 3.4.2 磁盘阵列​ **RAID(独立余磁盘阵列)**是指将多个独立的物理磁盘组成一个独立的逻辑盘,数据在多个物理盘上分割交叉存储、并行访问,具有更好的存储性能、可靠性和安全性。 ​ RAID的分级如下所示。在RAID1~RAID5几种方案中,无论何时有磁盘损坏,都可随时拔出受损的磁盘再插入好的 阅读全文
posted @ 2025-02-10 19:42 cor0000 阅读(2) 评论(0) 推荐(0) 编辑
摘要: 3.3 主存储器与CPU的连接3.3.1 连接原理​ 单个芯片的容量不可能很大,往往通过存储器芯片扩展技术,将多个芯片集成在一个内存条上,然后由多个内存条及主板上的ROM芯片组成计算机所需的主存空间,再通过总线与CPU相连。下图是存储控制器、存储器总线和内存条的连接关系示意图。 ​ 内存条插槽就是存 阅读全文
posted @ 2025-02-09 19:42 cor0000 阅读(3) 评论(0) 推荐(0) 编辑
点击右上角即可分享
微信分享提示