上一页 1 ··· 3 4 5 6 7 8 9 10 下一页
摘要: http://jingyan.baidu.com/article/495ba841ec972c38b30edee8.html 这里面讲了将CAD的单位设置为MM,然后在AD导入的时候选择mm单位,然后在导入的时候要i选择对应的cad喻AD的层切换,我导入的时候是使用的导入元件作为primitive. 阅读全文
posted @ 2017-06-09 10:34 努力的人会幸运 阅读(2238) 评论(0) 推荐(0) 编辑
摘要: http://www.51hei.com/bbs/dpj-30554-1.html 对于平常日用的一些产品,产品在进行设计时就会考虑这个问题,顾客只是简单的利用插头进行电源的连接,所以一般采用反插错接头,这是种简单,低价而有效的方法。 但是,对于产品处于工厂生产阶段,可能不便采用防差错接头,这可能就 阅读全文
posted @ 2017-06-09 08:51 努力的人会幸运 阅读(2467) 评论(0) 推荐(0) 编辑
该文被密码保护。 阅读全文
posted @ 2017-04-30 10:35 努力的人会幸运 阅读(1) 评论(0) 推荐(0) 编辑
摘要: 在程序里面使用到定时器,初始化的时候赋值分频系数和自动重装值: TIM3_Int_Init(5000-1,8400-1); 但是在应用里面经常需要这个定时器能够扮演很多时间长度的角色,在中断或者打开定时器前 加入对arr重新赋值,就可以定时不同的长度 TIM3->ARR= arr; //重新赋初值, 阅读全文
posted @ 2017-03-16 11:41 努力的人会幸运 阅读(6121) 评论(0) 推荐(0) 编辑
摘要: http://blog.csdn.net/jbb0523/article/details/6958484 1)逻辑条件判断“A==B”和“A!=B”全部换成“!(A^B)”和“A^B” 2)复杂的逻辑条件判断全部单独用一个时钟去判断,如: if(A>1000 && A<=1000000 && B>1 阅读全文
posted @ 2017-03-02 17:25 努力的人会幸运 阅读(876) 评论(0) 推荐(0) 编辑
摘要: 先设置好差分走线的规则,画出差分线,如果线长差的不多,使用单根调整长度,一般的原则是在差分线的起点处进行调整,下面是单根调整的方法: 1.进入长度调整前,先要在左侧的PCB菜单中查看线长的差距 2.执行下面的命令 3.单击网络,按TAB进入设置调整的一些参数 4.设置好参数后推挤线就产生了上图中的绕 阅读全文
posted @ 2017-02-23 10:38 努力的人会幸运 阅读(8662) 评论(0) 推荐(0) 编辑
摘要: Altium Designer-Duplicate Net Names Wire XXX 今天早上突然遇到这个问题,在单片机的插座上引出通用IO,两个名字相同的网络报错:网络标号重复;很纳闷以前也是这样设置的,但是今天就编译不过去 了,这个原因是什么情况: 然后求助万能的百度,发现是网络标号设置范围 阅读全文
posted @ 2017-02-17 10:16 努力的人会幸运 阅读(11162) 评论(0) 推荐(1) 编辑
摘要: http://blog.sina.com.cn/s/blog_8921e18d0102wdbc.html 某用户在用500MHz带宽的示波器对其开关电源输出5V信号的纹波进行测试时,发现纹波和噪声的峰峰值达到了900多mV(如下图所示),而其开关电源标称的纹波的峰峰值<20mv。虽然用户电路板上后级 阅读全文
posted @ 2017-02-05 16:26 努力的人会幸运 阅读(1139) 评论(0) 推荐(0) 编辑
摘要: http://www.cnblogs.com/lifan3a/articles/4692409.html 1 引言基于FPGA的数字系统设计中大都推荐采用同步时序的设计,也就是单时钟系统。但是实际的工程中,纯粹单时钟系统设计的情况很少,特别是设计模块与外围芯片的通信中,跨时钟域的情况经常不可避免。如 阅读全文
posted @ 2016-12-30 14:35 努力的人会幸运 阅读(1650) 评论(0) 推荐(0) 编辑
摘要: 我的板子上没有焊接复位电路的电容,导致能识别到器件但是无法下载,报invalid ROM TABLE,焊接时后正常. 阅读全文
posted @ 2016-12-22 11:57 努力的人会幸运 阅读(965) 评论(0) 推荐(0) 编辑
上一页 1 ··· 3 4 5 6 7 8 9 10 下一页