摘要:
以下是常见基本触发器、同步触发器和边沿触发器的特性方程及表格形式总结: 基本触发器 基本RS触发器: 特性方程:\(Q^{n + 1}=S+\overline{R}Q^n\),约束条件\(RS = 0\)。 同步触发器 同步RS触发器: 特性方程:在\(CP = 1\)期间,\(Q^{n + 1}= 阅读全文
摘要:
把二进制码按一定规律编排,使每组代码具有一特定的含义,称为编码。 具有编码功能的逻辑电路称为编码器:n位二进制代码有 \(2^n\)种组合,可以表示 \(2^n\)个信息。要表示N个信息所需的二进制代码应满足:\(2^n> N\)。 二进制编码器 将输入信号编成二进制代码的电路 例题1 设计一个编码 阅读全文
摘要:
加法器 阅读全文
摘要:
组合逻辑电路:任何时刻电路的输出状态只取决于该时刻的输入状态,而与该时刻以前的电路状态无关。 组合逻辑电路的分析 分析步骤 由逻辑图写出输出端的逻辑表达式 运用逻辑代数化简或变换 列逻辑状态表 分析逻辑功能 例题1 分析下图的逻辑功能 写出逻辑表达式 \[Y=\overline{Y_{2}\:Y_{ 阅读全文
摘要:
卡诺图化简 卡诺图(Karnaugh Map,简称K图)是一种用于简化布尔代数表达式的工具。它通过将真值表的值图形化,帮助我们更直观地找到最小项和最大项,从而简化逻辑表达式。 卡诺图的基本概念 单元格:每个单元格代表一个布尔变量的可能取值组合。 邻接:两个单元格如果只有一个变量不同,则称它们是邻接的 阅读全文
摘要:
二进制码到格雷码的转换 (1)格雷码的最高位(最左边)与二进制码的最高位相同。 (2)从左到右,逐一将二进制码相邻的两位相加(舍去进位),作为格雷码的下一位。 格雷码到二进制码的转换 (1)二进制码的最高位(最左边)与格雷码的最高位相同。 (2)将产生的每一位二进制码,与下一位相邻的格雷码相加(舍去 阅读全文
摘要:
集成运算放大器与外部电阻、电容、半导体器件等构成闭环电路后,能对各种模拟信号进行比例、加法、减法、微分、积分、对数、反对数、乘法和除法等运算。 运算放太器工作在线性区时,通常要引入深度负反馈。所以,它的输出电压和输入电压的关系基本决定于反馈电路和输入电路的结构和参数,而与运算放大器本身的参数关系不大 阅读全文
摘要:
集成运算放大器是一种具有很高放大倍数的多级直接耦合放大电路。是发展最早、应用最广泛的一种模拟电路。 集成电路是把整个电路的各个元件以及相互之间的连接同时制造在一块半导体芯片上,组成一个不可分点整体。 集成电路的特点:体积小,重量轻、功耗低、可靠性高、成本低、便于大规模生产。 运算放大器的简单介绍 放 阅读全文
摘要:
静态分析 利用直流通路求Q点(静态工作点) \[I_{BQ}=\frac{V_{BB}-V_{BEQ}}{R_{b}} \]一般硅管\(V_{BE}=0.7V\),锗管\(V_{BE}=0.2V\),\(\beta\)已知 \[I_{CQ}=\beta I_{BQ} \]\[V_{CEQ}=V_{C 阅读全文
摘要:
一、截止失真 原因:当静态工作点设置过低,即\(I_{BQ}\)过小,\(V_{CEQ}\)过大时,输入信号的负半周可能会使晶体管进入截止区。 现象:输出波形的正半周被削顶,即正半周顶部被“切掉”一部分,这是因为在截止区,晶体管的集电极电流\(i_C\)几乎为零,不能跟随输入信号的变化而变化,从而导 阅读全文
摘要:
电路结构 由晶体管(通常是BJT)、直流电源\(V_{CC}\)、基极偏置电阻\(R_b\)、集电极负载电阻\(R_c\)、输入电容\(C_1\)、输出电容\(C_2\)以及输入信号源\(v_s\)和负载电阻\(R_L\)组成。 工作原理 直流偏置:通过\(R_b\)和\(V_{CC}\)为晶体管提 阅读全文