文章分类 - Cyclone II
Cyclone II device handbook 翻译
摘要:高级I/O标准支持表2-17给出了Cyclone II器件支持的I/O标准以及支持这些标准的I/O引脚。Notes: 1 为了驱动高于VCCIO少于4.0V的输入,要禁用PCI钳位二极管并在Quartus II软件中启用Allow LVTTL and LVCMOS input levels to overdrive input buffer选项。 2 这些引脚支持SSTL-18等级II 和1.8V HSTL及1.5V HSTL等级II 输入 3 PCI-X在线性区域不满足曲线IV要求,顶部和底部的I/O引脚无可用的PCI钳位二极管。 4 伪差分HSTL和SSTL输出使用两个单端输出,其中第二.
阅读全文
摘要:外部存储器接口Cyclone II 器件支持很多外部存储器接口,比如SDR SDRAM、DDR SDRAM、DDR2 SDRAM和QDRII SRAM等外部存储器。Cyclone II器件具有专用高速接口,可以使外部存储器间的数据传输率,在DDR和DDR2 SDRAM器件间可高达167MHZ/333MHZ,在QDRII SRAM间可高达167MHZ/667MHZ。可编程DQS延迟链允许你微调输入时钟的相移或者在需要获取数据时以选通正确对齐的时钟边沿。Cyclone II器件中所有I/O组支持SDR和DDR SDRAM存储器,高达167MHZ/333MHZ的性能。所有I/O组以 *8/*9 或
阅读全文
摘要:IOEs支持许多特性,包括:■ 差分和单端I/O标准■ 3.3V、64和32位、66和33MHZ PCI规范■ 支持联合测试行动组(JTAG)边际扫描测试(BST)■ 输出驱动强度控制■ 配置过程中的弱上拉电阻■ 三态缓冲器■ 总线保持电路■ 用户模式下可编程上拉电阻■ 可编程输入输出延迟■ 开漏输出■ DQ和DQS I/O管脚■VREF管脚 Cyclone II器件的IOEs包含一个双向I/O缓冲器和三个寄存器,以实现完整的嵌入式双向单数据率传输。图2-20给出了Cyclone II IOE的结构。IOE包含一个输入寄存器,一个输出寄存器,和一个输出使能寄存器。你可以用输入寄存器来保存快速.
阅读全文
摘要:Cyclone II 器件有为乘法功能密集的数字信号处理(DSP)函数优化了的嵌入式乘法器块,比如有限脉冲响应滤波器(FIR)、快速傅里叶变换函数(FFT)和离散余弦变换函数(DCT)。根据应用需要,可以在两种基本操作模式之一中使用嵌入式乘法器:■一个18位乘法器■ 两个独立9位乘法器 18*18和9*9嵌入式乘法器在使用输入输出寄存器时,都可以在高达250MHZ频率下工作(最快速度等级)。每个Cyclone II 器件有一到三个嵌入式乘法器列,可以有效实现乘功能。一个嵌入式乘法器跨越一个LAB行的高度。表2-10给出了每个Cyclone II器件内嵌入式乘法器数量以及可以实现的乘法器数:注.
阅读全文
摘要:Cyclone II 的嵌入式存储器由M4K存储器块列组成。M4K存储器块包括同步写入的输入寄存器和用以流水线设计和提高系统性能的输出寄存器。输出寄存器可以绕过,而输入寄存器不可以。每个M4K存储器块可以实现各类带或不带奇偶校验的存储器,包括真正双端口、简单双端口、单端口RAM、ROM、FIFO缓冲器。M4K块支持以下特性:■ 4608 RAM bits■ 250-MHZ 性能■ 真正双端口存储器■ 简单双端口存储器■ 单端口存储器■ 字节使能■ 奇偶校验位■ 移位寄存器■ FIFO缓冲器■ ROM■ 不同时钟模式■ 地址时钟使能注意:违反存储器块地址寄存器的设置或保持时间,会损坏存储器的内.
阅读全文