随笔 - 284, 文章 - 0, 评论 - 60, 阅读 - 53万
  博客园  :: 首页  :: 新随笔  :: 联系 :: 订阅 订阅  :: 管理
< 2025年3月 >
23 24 25 26 27 28 1
2 3 4 5 6 7 8
9 10 11 12 13 14 15
16 17 18 19 20 21 22
23 24 25 26 27 28 29
30 31 1 2 3 4 5

08 2016 档案

摘要:1.了解VGA协议 VGA协议有5个输入信号,列同步信号(HSYNC Signal),行同步信号(VSYNC Signal),红-绿-蓝,颜色信号(RGB Signal)。 一帧屏幕的显示是由行从上至下扫描,列从左至右填充。 以800x600x60Hz为例: 对于列填充信号:a是拉低的128个列像素 阅读全文

posted @ 2016-08-18 10:50 沉默改良者 阅读(2070) 评论(0) 推荐(1) 编辑

摘要:1.PS2接口与协议时序图 对于PS2的接口来说,需要额外关注的是PIN5与PIN1,一个是时钟,一个是数据。PS2协议对数据的移位是“CLOCK下降沿”有效,其CLOCK的频率通常在10KHz左右。每当CLOCK的下降沿到来时,发送一位数据。 协议时序图 传输数据定义表 第N位 属性 0 开始位 阅读全文

posted @ 2016-08-16 14:43 沉默改良者 阅读(837) 评论(0) 推荐(0) 编辑

摘要:1.同步动态扫描 多个数码管的显示采用的是同步动态扫描方法,同步动态扫描指的是:行信号和列信号同步扫描,是一种并行操作。 2.数码管驱动电路实现思路 如果要求数码管显示我们想要的数字,首先需要写一个数据接收模块,这个模块接收数据之后需要做什么样的处理呢?这时候我们会想到两个数码管,其中一个显示十位数 阅读全文

posted @ 2016-08-13 18:21 沉默改良者 阅读(2381) 评论(1) 推荐(0) 编辑

摘要:第一个FPGA工程 点亮开发板上的3个LED灯 1.新建FPGA工程 开启Quartus2的画面 File--New Project Wizard..指定工程的路径与工程名 指定所使用的FPGA设备型号 2.添加设计文件 本设计采用Verilog HDL硬件描述语言建模 3.建模 本设计有三个输出量 阅读全文

posted @ 2016-08-10 23:21 沉默改良者 阅读(5757) 评论(0) 推荐(0) 编辑

摘要:基于Verilog HDL整数乘法器设计与仿真验证 1.预备知识 整数分为短整数,中整数,长整数,本文只涉及到短整数。短整数:占用一个字节空间,8位,其中最高位为符号位(最高位为1表示为负数,最高位为0表示为正数),取值范围为-127~127。 负数的表示方法为正值的求反又加1。例如: 8’b000 阅读全文

posted @ 2016-08-08 21:11 沉默改良者 阅读(5084) 评论(0) 推荐(1) 编辑

点击右上角即可分享
微信分享提示