摘要: 有时需要重定制IP核时,需要打开IP核,可以试试用core generator 工具打开coregen.cgp文件。在core generator下修改IP核参数。 阅读全文
posted @ 2017-11-22 15:49 yf869778412 阅读(526) 评论(0) 推荐(0) 编辑
摘要: 昨晚找了一下,发现DDR3读写在工程上多是通过例化MIG,调用生成IPcore的HDL Functional Model。我说嘛,自己哪能写出那么繁琐的,不过DDR读写数据可以用到状态机,后期再添砖加瓦吧,当下先对比一下网上找的一段程序和自己例化后的程序。 另外,仿真了十余分钟,最后的是什么鬼?一头 阅读全文
posted @ 2017-11-22 14:43 yf869778412 阅读(2825) 评论(0) 推荐(0) 编辑
摘要: FPGA调试光纤模块 利用FPGA调试光纤接口接口: 由于与项目需要,前段时间调试了光纤接口,记录一些设计经验。 设计中采用FPGA控制光纤模块完成光纤数据的收发,FPGA采用Xilinx公司的Spartan6 LX45T,由于其内部自带的2个GTP收发器,能作为多种高速通信协议(千兆以太网、PCI 阅读全文
posted @ 2017-11-22 14:36 yf869778412 阅读(1704) 评论(0) 推荐(0) 编辑
摘要: https://wenku.baidu.com/view/ac32c8bcf705cc1754270923.html https://wenku.baidu.com/view/1d665697f18583d0496459d2.html https://wenku.baidu.com/view/e42 阅读全文
posted @ 2017-11-22 14:14 yf869778412 阅读(1551) 评论(0) 推荐(0) 编辑
摘要: 背景:从ISE14.7迁移到vivado2016.2. xilinx的软件改的真是不一般的大。两个软件操作差距真是让人想骂人。由于项目需要,准备调试DDR3。对于新手来说,例化一个DDR3 ip.如果有个例程,可以参考。那就非常好了。xilinx贴心的给我们准备了这个例程。那如何去运行这个例程,给我 阅读全文
posted @ 2017-11-22 14:10 yf869778412 阅读(3423) 评论(0) 推荐(0) 编辑
摘要: eSATA接口只有几根线为什么那么快?连上网线显示的1Gbps是不是很令人兴奋!没错他们都用了高速GTX技术,GTX全称为Gigabit Transceiver,是为了满足现代数字处理技术和计算技术庞大数据的高速、实时的传输,目前主要应用在片间通信(两片FPGA之间,FPGA与DSP之间等)、板间通 阅读全文
posted @ 2017-11-22 13:34 yf869778412 阅读(5777) 评论(0) 推荐(0) 编辑