摘要: FPGA SERDES的应用需要考虑到板级硬件,SERDES参数和使用,应用协议等方面。由于这种复杂性,SERDES的调试工作对很多工程师来说是一个挑战。本文将描述SERDES的一般调试方法,便于工程师准确快速定位和解决问题。 1. 硬件检测硬件检测可以分为原理图/PCB检查和板上硬件检查。这一部分 阅读全文
posted @ 2017-11-20 16:48 yf869778412 阅读(4629) 评论(0) 推荐(0) 编辑
摘要: 随着对信息流量需求的不断增长, 传统并行接口技术成为进一步提高数据传输速率的瓶颈。过去主要用于光纤通信的串行通信技术—SERDES正在取代传统并行总线而成为高速接口技术的主流。SERDES 是串行器)SERializer)和解串器)DESerializer)的简称, 其串行频率已从第一代的2.5G/ 阅读全文
posted @ 2017-11-20 16:10 yf869778412 阅读(1865) 评论(0) 推荐(0) 编辑
摘要: RapidIOIP核的验证方法研究_王玉欢 https://wenku.baidu.com/view/0fd3c925d4d8d15abf234e73.html 阅读全文
posted @ 2017-11-20 15:58 yf869778412 阅读(535) 评论(0) 推荐(0) 编辑
摘要: 基于FPGA实现的高速串行交换模块实现方法研究 https://wenku.baidu.com/view/9a3d501a227916888486d7ed.html 阅读全文
posted @ 2017-11-20 15:56 yf869778412 阅读(294) 评论(0) 推荐(0) 编辑
摘要: 0. ILA概述在FPGA开发中,当我们写完代码,进行仿真,确定设计没有问题后,下载到硬件上一般都能按照我们的设计意愿执行相应功能。但这也并非绝对的,有时候你会遇到一些突然情况,比如时序问题或者仿真时我没有考虑到某种情况,但实际中它确实存在的,这就会造成功能上的错误了。也有时候你的设计似乎你没法进行 阅读全文
posted @ 2017-11-20 15:26 yf869778412 阅读(1452) 评论(0) 推荐(0) 编辑
摘要: 摘要: 在高速电路系统设计中,差分串行通信方式正在取代并行总线方式,以满足系统对高带宽数据通信的需求。RocketIO是Virtex2 Pro以上系列FPGA中集成的专用高速串行数据收发模块,可用于实现吉比特的数据传输,适用于多种高速数据传输协议。依据实际工程应用需求,提出了基于RocketIO的高 阅读全文
posted @ 2017-11-20 15:22 yf869778412 阅读(920) 评论(0) 推荐(0) 编辑
摘要: Vivado中的MIG已经集成了modelsim仿真环境,是不是所有IP 都有这个福利呢,不知道哦,没空去验证。 第一步:使用vivado中的MIG IP生成一堆东西 ,这个过程自己百度。或者是ug586有step by step 的,so easy。 生成之后是这样子的 第二步:在modelsim 阅读全文
posted @ 2017-11-20 14:46 yf869778412 阅读(1595) 评论(0) 推荐(0) 编辑
摘要: MII即媒体独立接口,也叫介质无关接口。它是IEEE-802.3定义的以太网行业标准。它包括一个数据接口,以及一个MAC和PHY之间的管理接口(图1)。 数据接口包括分别用于发送器和接收器的两条独立信道。每条信道都有自己的数据、时钟和控制信号。MII数据接口总共需16个信号。 管理接口是个双信号接口 阅读全文
posted @ 2017-11-20 14:32 yf869778412 阅读(3152) 评论(0) 推荐(1) 编辑
摘要: MII_GMII_RGMII_RMII_SMII_SSMII_TBI_RTBI比较 https://wenku.baidu.com/view/2e136caa8bd63186bdebbc40.html 阅读全文
posted @ 2017-11-20 14:31 yf869778412 阅读(395) 评论(0) 推荐(0) 编辑
摘要: MII即媒体独立接口,也叫介质无关接口。它是IEEE-802.3定义的以太网行业标准。它包括一个数据接口,以及一个MAC和PHY之间的管理接口(图1)。数据接口包括分别用于发送器和接收器的两条独立信道。每条信道都有自己的数据、时钟和控制信号。MII数据接口总共需16个信号。管理接口是个双信号接口:一 阅读全文
posted @ 2017-11-20 14:28 yf869778412 阅读(4153) 评论(0) 推荐(1) 编辑