摘要: 1、两者都属高速并行配置模式。SelectMAP是早期的FPGA两类配置模式之一,是相对于串行(Serial)配置而言的,与主串(Master Serial)和从串(Slave Serial)模式对应,SelectMAP也有主并(Master SelectMAP)和从并(Slave SelectMA 阅读全文
posted @ 2017-10-26 16:49 yf869778412 阅读(1251) 评论(0) 推荐(0) 编辑
摘要: 关于Xilinx FPGA JTAG下载时菊花链路中的芯片数量 emesjx | 2014-08-13 13:13:30 阅读:1793 发布文章 当一个系统中含有多片(2片以上)Xilinx FPGA、CPLD或PROM(FLASH)时,可采用单一JTAG口以菊花链(Daisy Chain)形式将 阅读全文
posted @ 2017-10-26 16:47 yf869778412 阅读(1595) 评论(0) 推荐(0) 编辑
摘要: http://blog.csdn.net/mao0514/article/category/1518607/1 阅读全文
posted @ 2017-10-26 16:20 yf869778412 阅读(221) 评论(0) 推荐(0) 编辑
摘要: FPGA+DSP SRIO通信(一)——DSP端参数设置(通道) 原创 2017年04月19日 18:56:45 标签: SRIO-C66x 1217 原创 2017年04月19日 18:56:45 标签: SRIO-C66x 1217 经过漫长的探索之后,博主发现关于TI的板子调试和开发要遵循的规 阅读全文
posted @ 2017-10-26 16:14 yf869778412 阅读(1555) 评论(0) 推荐(0) 编辑
摘要: C6678->SRIO和Virtex6->FPGA 设计的板子到了SRIO调试阶段了,在板子上,一片V6和两片6678通过4XSRIO互联,中间没有Switch,总算搞定了相互之间的通信。 首先,感谢Ti论坛提供的SRIO程序范例,但是其硬件平台是EVM板,更多的只能用于loopback测试,但是可 阅读全文
posted @ 2017-10-26 15:46 yf869778412 阅读(3330) 评论(0) 推荐(0) 编辑
摘要: 1.以下仅供参考:有阴影的寄存器,表示在物理上这个寄存器对应2个寄存器,一个是程序员可以写入或读出的寄存器,称为preload register(预装载寄存器),另一个是程序员看不见的、但在操作中真正起作用的寄存器,称为shadow register(影子寄存器) 另外,请下载这个参考手册http: 阅读全文
posted @ 2017-10-26 15:37 yf869778412 阅读(7399) 评论(0) 推荐(1) 编辑
摘要: 作者:陈婷,岳强,汪洋 解放军信息工程大学 摘要: 现代信号处理系统通常需要在不同处理器之间实现高速数据通信,SRIO协议由于高效率、低延时的特性被广泛使用。本文研究了在FPGA和DSP两种处理器之间实现SRIO协议的方法,并通过电路设计和利用处理器的开发工具编程实现了两种处理器间的高速通信。经测试 阅读全文
posted @ 2017-10-26 11:37 yf869778412 阅读(2192) 评论(0) 推荐(0) 编辑
摘要: RapidIO协议 1.概述 1.1介绍 RapidIO是基于包交换互联协议,主要作为系统内部接口使用,如:芯片间、板间的通讯,速度能在GB/S数量级。如连接处理器、内存、内存映射的I/O设备。这些设备可能是网络设备、内存子系统或一般目的的计算。 RapidIO互连面向内存映射的分布式内存系统和子系 阅读全文
posted @ 2017-10-26 09:54 yf869778412 阅读(1778) 评论(0) 推荐(0) 编辑