Allegro中新建PCB板、设置层叠结构、设置禁止布线区域、绘制板框

打开 pcb designer

file-new    选择BOARD,选择保存路径,命名后点击ok

首先设置图纸大小:setup-design parameter-design;

设置层叠结构:setup-cross section,就是设置几层板,还可以看阻抗这些;

设置板框:在outline绘制闭合图形板框;

设置禁止布线层:route keepin层绘制区域,布线只能在这里面,route keepout层绘制区域,布线不能再这里面绘制;

 

每次执行工程,不管是pcb,还是元器件封装,cadence都会备份,生成一些.jrl,.log文件等,我们直接删掉就好;

封装里面只保留.dra,.psm,.pad文件即可;

 pcb里面就只需要保留.brd文件即可;

posted @   菜芽caiya  阅读(2692)  评论(0编辑  收藏  举报
编辑推荐:
· .NET Core 中如何实现缓存的预热?
· 从 HTTP 原因短语缺失研究 HTTP/2 和 HTTP/3 的设计差异
· AI与.NET技术实操系列:向量存储与相似性搜索在 .NET 中的实现
· 基于Microsoft.Extensions.AI核心库实现RAG应用
· Linux系列:如何用heaptrack跟踪.NET程序的非托管内存泄露
阅读排行:
· TypeScript + Deepseek 打造卜卦网站:技术与玄学的结合
· Manus的开源复刻OpenManus初探
· AI 智能体引爆开源社区「GitHub 热点速览」
· 三行代码完成国际化适配,妙~啊~
· .NET Core 中如何实现缓存的预热?
历史上的今天:
2019-09-30 FPGA--pll变频
点击右上角即可分享
微信分享提示