VLSI测试方法学和可测试设计 第2章 模拟

一,时间模拟和功能模拟

  1.      行为模拟 :不带延迟的模拟,验证电路功能是否符合设计要求;
  2.     门级模拟:主要对逻辑综合和优化以后生成的网表文件进行模拟,模拟采用的库中包含单元延迟信息;
  3.     后模拟 :布局布线并参数提取后的功能验证,带有所有延迟信息        

二,逻辑模拟

  1. 编译模拟 :模拟器把电路的网表转换成机器指令码序列,这些序列完成电路的各种逻辑和算法功能,这种描述的电路模型称为编译码模型

         2.  解释模拟,也叫事件驱动模拟

                1,先前模拟时刻,2,确定当前事件,3,刷新有关节点逻辑值,4,传播事件,5,分析激活元件,6,按层次给相应的事件安排模拟时刻

         3,延迟模型

               静态时间分析(STA)关注关键路径的延迟

三,故障模拟

          目的:测试给定的故障出现的条件;测试图形生成;衡量给定测试图形的效率;

         1,并行故障模拟  (故障注入和处理都是并行的)

         2,演绎故障模拟    (类似于将前一级故障表传入下一级,同时将下一级的故障表和之前的故障表再传入下下一级

         3,并发故障模拟   (并行故障和演绎故障模拟的结合)

 

             

posted @ 2021-10-19 17:01  斜月醉高楼  阅读(116)  评论(0编辑  收藏  举报