2013年7月19日

如何計算浮點數? (SOC) (Verilog)

摘要: (转 ) 如何計算浮點數? (SOC) (Verilog)Abstract演算法常常會遇到浮點數運算,如何計算浮點數是Verilog初學者常問的問題。Introduction使用環境:Quartus II 8.0在DE2的DE2_TV與DE2-70的DE2_70_TV範例中,有個YCbCr2RGB.v,負責將YCbCr轉成RGB,其公式如下:R=1.164(Y-16)+1.596(Cr-128)G=1.164(Y-16)-0.391(Cb-128)-0.813(Cr-128)B=1.164(Y-16)+2.018(Cb-128)將YCbCr轉成RGB牽涉到浮點數運算,這在Verilog是一項挑 阅读全文

posted @ 2013-07-19 15:18 JackyLan 阅读(219) 评论(0) 推荐(0) 编辑

CCD_Capture和Raw2RGB的工作原理

摘要: 原文地址:CCD_Capture和Raw2RGB的工作原理作者:zhwsdust1、Cmos sensor的主时钟是靠GPIO_1[11]引脚提供,也就是CCD_MCLK信号。根据语句always @(posedge CLOCK_50) CCD_MCLK=~CCD_MCLK可知,CCD_MCLK是25MHz的时钟信号,而25MHz正好是MT9M011这个sensor所需的主工作时钟。2、CCD_Capture每个时钟(CCD_PIXCLK=25MHz)捕获进来的数据CCD_DATA是10bits,表示的可能是绿1(G1)、红(R)、蓝(B)或者是绿2(G2),靠GPIO_1[9:0]提供。【Q 阅读全文

posted @ 2013-07-19 12:26 JackyLan 阅读(530) 评论(0) 推荐(0) 编辑

2013年7月18日

VGA timing information

摘要: VGA timing informationRead more at:http://www.epanorama.net/documents/pc/vga_timing.html 阅读全文

posted @ 2013-07-18 16:06 JackyLan 阅读(166) 评论(0) 推荐(0) 编辑

导航