不枉初心,砥砺前行

皮皮祥的博客

欢迎留言,评论

导航

上一页 1 ··· 32 33 34 35 36 37 38 39 40 ··· 58 下一页

2022年4月29日 #

MDIO接口,Management Data Input/Output,包含在IEEE802.3协议,专用于以太网PHY的管理的串行总线接口

摘要: MDIO概述 MDIO接口,是Management Data Input/Output的缩写。MDIO接口包含在IEEE802.3协议中,是专用于以太PHY的管理的串行总线接口。 MDIO应用框图 图1 MDIO应用框图 图1为MDIO应用框图。STA设备通过MDIO接口与PHY通信。STA(Sta 阅读全文

posted @ 2022-04-29 16:34 皮皮祥 阅读(1249) 评论(0) 推荐(0) 编辑

2022年4月28日 #

计算机中如何实现 5-8?

摘要: 首先要证明反码和原码之间的关系 原码 000 0101 反码 111 1010 111 1111 所以 111 1111 - 000 0101(原码) 111 1010(反码) 我们只要将原码与反码的和加上1,就能变成1000 0000,而1000 0000是byte的模。 然后利用反码和补码之间的 阅读全文

posted @ 2022-04-28 17:26 皮皮祥 阅读(234) 评论(0) 推荐(0) 编辑

补码是如何把减法转化为加法的?

摘要: 转自:https://blog.csdn.net/puss0/article/details/115265281 我们都知道在计算机中,数字是以补码的形式存储的,好处就是利于减法计算,可是为什么呢?让我们来试图回答以下几个问题。 什么是补码,如何计算? 补码如何将减法转化为加法? 但凡编程入过门,都 阅读全文

posted @ 2022-04-28 15:58 皮皮祥 阅读(667) 评论(0) 推荐(0) 编辑

计算机中为什么都是补码???

摘要: 举个2位机的例子,假设我们的PC机是2位机,即只能表示4个数字:00,01,10,11,这时Byte的范围是0~3, 所谓补码,就是这样来映射: 00~0 01~1 10~-2 11~-1 所谓反码,就是这样来映射: 00~+0 01~1 10~-1 11~-0 所谓原码,就是这样来映射: 00~+ 阅读全文

posted @ 2022-04-28 15:25 皮皮祥 阅读(161) 评论(0) 推荐(0) 编辑

CPU组成部分

摘要: CPU主要组成 CPU主要由,控制单元,运算单元,存储单元,三大部分组成。 运算单元:包括 ALU、FPU。 控制单元:包括 指令控制器,时序控制器,总线控制器,中断控制器。 存储单元:包括 通用寄存器,状态寄存器,cache。 CPU运算过程 取指令,译码,执行,写回。 CPU从存储器或高速缓冲存 阅读全文

posted @ 2022-04-28 14:17 皮皮祥 阅读(1359) 评论(0) 推荐(1) 编辑

Xilinx FPGA资源解析与使用系列——DSP48E使用实例(四)

摘要: Xilinx FPGA资源解析与使用系列——DSP48E使用实例(四) 实现功能 代码写法 用DSP48E1实现 资源对比分析 综合结果 总结 ) 实现功能 前面一个博文我们介绍了DSP48E1资源实现了一个DSP48E1实现2个24bit的累加器的功能P1 = P1+ B1 *C1P2 = P2+ 阅读全文

posted @ 2022-04-28 13:34 皮皮祥 阅读(1319) 评论(0) 推荐(5) 编辑

Xilinx FPGA资源解析与使用系列——DSP48E使用实例(三)

摘要: Xilinx FPGA资源解析与使用系列——DSP48E使用实例(三) 前言 实现功能 一般写法 用DSP48E1实现 功能对比分析 资源对比分析 时序性能分析 总结 写在最后 ) 前言 前面我们介绍了DSP48E1资源可以非常的灵活的使用,而且也给出了它的原语模型,现在我们用一个例子来说明它的妙用 阅读全文

posted @ 2022-04-28 13:33 皮皮祥 阅读(2341) 评论(0) 推荐(7) 编辑

Xilinx FPGA资源解析与使用系列——DSP48E(二)

摘要: Xilinx FPGA资源解析与使用系列——DSP48E(二) 原语模型 OPMODE ALUMODE DSP48E1 例化 总结 原语模型 看到这里心里已经有一万只草泥马在奔腾了,尼玛一个乘法器居然这么多控制线。但看到后面这个图后心中稍微安心了点 这个图就比较明了了,我们主要关注一些什么信号呢。 阅读全文

posted @ 2022-04-28 13:32 皮皮祥 阅读(2467) 评论(0) 推荐(0) 编辑

Xilinx FPGA资源解析与使用系列——DSP48E(一)

摘要: 原文:https://myfpga.blog.csdn.net/article/details/121981919 Xilinx FPGA资源解析与使用系列——DSP48E(一) 前言 DSP48E1 Slice Features 结构细节 总结 前言 以7系列FPGA为参考,参考文档(ug479) 阅读全文

posted @ 2022-04-28 13:30 皮皮祥 阅读(5009) 评论(0) 推荐(0) 编辑

2022年4月27日 #

一米电缆会产生多少延迟?

摘要: 1.传输速率、带宽、传播速率 网络技术中的速率指的是数据的传输速率(额定速率或标称速率,而并非网络实际上运行的速率),也称为数据率或者比特率,单位bit/s(b/s,bps)。计算机每秒钟可以向所连接的媒体或网络注入(发送)多少个比特,也就是传输速率。 计算机网络中的带宽表示网络中某通道传送数据的能 阅读全文

posted @ 2022-04-27 17:26 皮皮祥 阅读(1478) 评论(0) 推荐(0) 编辑

上一页 1 ··· 32 33 34 35 36 37 38 39 40 ··· 58 下一页