不枉初心,砥砺前行

皮皮祥的博客

欢迎留言,评论

导航

上一页 1 ··· 27 28 29 30 31 32 33 34 35 ··· 58 下一页

2022年5月23日 #

RAM相关概念

摘要: 最近在学习DRAM相关知识,对channel, dimm, rank, chip, bank等结构概念傻傻分不清,偶然看到这篇阐述DRAM结构的好文,结构清晰,言简意赅,在此分享。 RAM RAM(Random Access Memory)随机存取内存,之所以叫做“随机存取”,是因为相对于早期现行存 阅读全文

posted @ 2022-05-23 09:39 皮皮祥 阅读(342) 评论(0) 推荐(0) 编辑

2022年5月20日 #

DDR3学习笔记二

摘要: 从SDRAM到DDR3 DDR3硬件设计 DDR3操作时序及IP核设计 DDR3读写程序设计 从SDRAM到DDR3 SDRAM的操作时序 SDRAM基本结构 SDRAM的操作时序 从SDRAM到DDR SDRAM DDR的进一步发展 阅读全文

posted @ 2022-05-20 17:34 皮皮祥 阅读(61) 评论(0) 推荐(0) 编辑

MAC协议

摘要: Multiple Access Control Protocol MAC协议 信道划分的MAC协议: 时间(TDMA)、频带(FDMA)、码片(CDMA)划分 随机访问MAC协议: ALOHA,S-ALOHA,CSMA,CSMA/CD,其中CSMA/CD应用于以太网,CSMA/CA应用于802.11 阅读全文

posted @ 2022-05-20 17:00 皮皮祥 阅读(245) 评论(0) 推荐(0) 编辑

DDR3学习笔记一

摘要: 从SDRAM到DDR3 DDR3硬件设计 DDR3操作时序及IP核设计 DDR3读写程序设计 从SDRAM到DDR3 SDRAM概念 SDRAM:(synchronous dynamic random access memory),同步动态随机存储器。同步,时钟频率和CPU总线时钟一致。内部的命令的 阅读全文

posted @ 2022-05-20 15:05 皮皮祥 阅读(138) 评论(0) 推荐(0) 编辑

2022年5月19日 #

PCIe接口在FPGA上的实现

摘要: 引言 PCI Express Base Specification Revision 3.0 PCI Local Bus Specification Revision 3.0 书籍:PCI Express System Architecture,对应那本紫色的《PCI Express 体系结构标准教 阅读全文

posted @ 2022-05-19 17:57 皮皮祥 阅读(3167) 评论(0) 推荐(0) 编辑

以太网详解(一)-MAC/PHY/MII/RMII/GMII/RGMII基本介绍

摘要: 网络设备中肯定离开不MAC和PHY,本篇文章将详细介绍下以太网中一些常见术语与接口。 MAC和PHY结构 从硬件角度来看以太网是由CPU,MAC,PHY三部分组成的,如下图示意: 上图中DMA集成在CPU,CPU,MAC,PHY并不是集成在同一个芯片内,由于PHY包含大量模拟器件,而MAC是典型的数 阅读全文

posted @ 2022-05-19 16:57 皮皮祥 阅读(729) 评论(0) 推荐(0) 编辑

Network 之二 Ethernet(以太网)中的 MAC、MII、PHY 详解

摘要: 结构 从硬件的角度看,以太网接口电路主要由 MAC(Media Access Control,MAC)控制器和物理层接口 PHY(Physical Layer,PHY)两大部分构成。如下图所示: 但是,在实际的设计中,以上三部分并不一定是独立分开的。 由于,PHY 整合了大量模拟硬件,而 MAC 则 阅读全文

posted @ 2022-05-19 16:56 皮皮祥 阅读(790) 评论(0) 推荐(0) 编辑

FPGA之RGMII接口简介 MII RMII GMII RGMII SGMII SRGMII区别

摘要: PHY芯片与FPGA接口分为通信接口(RGMII等)和配置接口(MDIO接口) RGMII:reduced gigabit media independent interface(千兆比特媒体独立接口) RGMII接口是MAC和PHY之间常用的千兆网通信接口,采用4bit数据接口,工作时钟为125M 阅读全文

posted @ 2022-05-19 15:51 皮皮祥 阅读(8988) 评论(0) 推荐(0) 编辑

2022年5月18日 #

SOPC和PSOC的区别???????

摘要: SOPC(SystemOnaProgrammableChip) 提出SOPC概念的是Altera公司,目前Xilinx也在利用自己FPGA的优势,积极的发展自己的SOPC产品。SOPC结合了SOC和PLD、FPGA各自的优点,一般具备以下基本特征: 至少包含一个嵌入式处理器内核; 具有小容量片内高速 阅读全文

posted @ 2022-05-18 14:38 皮皮祥 阅读(528) 评论(0) 推荐(0) 编辑

2022年5月16日 #

时序约束之偏移约束

摘要: FPGA的学习,最难的那块,应该就是时序约束了吧。所以,这玩意需要耐心且循序渐进,共勉! 本博文内容参考自:《Xilinx FPGA/CPLD设计手册》 偏移约束包括 OFFSET_IN_BEFORE、OFFSET_IN_AFTER、OFFSET_OUT_BEFORE、OFFSET_OUT_AFTE 阅读全文

posted @ 2022-05-16 16:13 皮皮祥 阅读(188) 评论(0) 推荐(0) 编辑

上一页 1 ··· 27 28 29 30 31 32 33 34 35 ··· 58 下一页