不枉初心,砥砺前行

皮皮祥的博客

欢迎留言,评论

导航

上一页 1 ··· 10 11 12 13 14 15 16 17 18 ··· 58 下一页

2022年11月9日 #

AXI协议(五)-AXI-STREAM及接入思路解析

摘要: 在本文中,你将可能学会: AXI-STREAM协议的梗概(下简称axis) 尝试编写出普通摄像头接入AXIS的思路 本来想讲完怎么接入的,由于篇幅的原因,代码只能留在下一节中讲了,那我们下一节也顺便为这个系列做个简单的收尾吧。 文章目录 AXI协议(五)-AXI-STREAM及接入思路解析 AXIS 阅读全文

posted @ 2022-11-09 14:06 皮皮祥 阅读(2484) 评论(0) 推荐(0) 编辑

AXI-Stream

摘要: 一般来说都接口都只支持AXI或AXI-lite,AXI-stream需要去做转接 AXI4-Stream协议是一种用来连接需要交换数据的两个部件的标准接口,它可以用于连接一个产生数据的主机和一个接受数据的从机。当然它也可以用于连接多个主机和从机。该协议支持多种数据流使用相同共享总线集合,允许构建类似 阅读全文

posted @ 2022-11-09 13:53 皮皮祥 阅读(488) 评论(0) 推荐(0) 编辑

AXI总线

摘要: AXI总线 AXI总线简介 AXI总线是一种总线协议,是ARM公司提出的AMBA3.0协议(目前已AXI4已发布) 中的最重要的部分,是一种高性能、高带宽、低延时的片内总线。支持不对齐的数据传输和突发传输。在突发传输中只需要首地址,并且支持同时分离的读写数据通道、支持显著传输访问和乱序访问。 AXI 阅读全文

posted @ 2022-11-09 13:40 皮皮祥 阅读(589) 评论(0) 推荐(0) 编辑

AXI总线介绍

摘要: 一、AXI总线概述 在Xilinx系列FPGA及其有关IP核中,经常见到AXI总线接口,AXI总线又分为三种: AXI-Lite,AXI-Full以及AXI-Stream,其中AXI-Lite和AXI-Full都是基于memory map的形式实现数据传输(即包括地址总线),而AXI-Stream是 阅读全文

posted @ 2022-11-09 13:38 皮皮祥 阅读(687) 评论(0) 推荐(0) 编辑

基于vivado开发xilinx系列FPGA的冷知识

摘要: 第二篇来聊聊FPGA的硬件调试。 理论上来说,ISE中自带的chipscope也是可以用的,只是很多时候第三方开发板用10pin的JTAG连不上这个,所以还是老老实实用自带的ila(Integrated Logic Analyzer)工具吧。 关于ila的使用相关操作直接百度应该都能找到,只是普遍讲 阅读全文

posted @ 2022-11-09 11:57 皮皮祥 阅读(361) 评论(0) 推荐(0) 编辑

AXI

摘要: 注:本文转自赛灵思中文社区论坛,源文链接在此。本文原作者为XILINX工程师。 以下为个人译文,仅供参考,如有疏漏之处,还请不吝赐教。 AXI 是赛灵思器件设计中广泛使用的处理器接口。这一全新的博客系列将介绍有关 AXI 接口的一些基础知识。 本篇作为此系列首篇博文,将提供有关 AXI 标准的综述。 阅读全文

posted @ 2022-11-09 11:49 皮皮祥 阅读(354) 评论(0) 推荐(0) 编辑

system ila的使用

摘要: 片内逻辑分析仪的使用原理 使用ILA观测AXI总线以及用户逻辑学习内容本课 重点介绍片内逻辑分析仪的使用原理,以及如何使用 ILA 对 AXI 总线进行观测分析,实现对 FPGA 设计的全局规划和细节分析。实现步骤逻辑分析仪主要有以下几个阶段:1,预触发阶段。2,触发并采集阶段。3,采集结束并上传到 阅读全文

posted @ 2022-11-09 11:47 皮皮祥 阅读(1506) 评论(0) 推荐(0) 编辑

Xilinx FPGA平台GTX简易使用教程(一)GTX基础知识

摘要: 理解GTX的必备姿势,学起来! 汇总篇: Xilinx FPGA平台GTX简易使用教程(汇总篇)​blog.csdn.net/m0_52840978/article/details/121455025 一、什么是GTX? GT :Gigabit Transceiver千兆比特收发器; GTX :Xi 阅读全文

posted @ 2022-11-09 11:11 皮皮祥 阅读(1053) 评论(0) 推荐(1) 编辑

2022年11月5日 #

ZYNQ & AXI总线 & PS与PL内部通信(用户自定义IP)

摘要: ZYNQ 、AXI协议、PS与PL内部通信 三种AXI总线分别为: AXI4:(For high-performance memory-mapped requirements.)主要面向高性能地址映射通信的需求,是面向地址映射的接口,允许最大256轮的数据突发传输; AXI4-Lite:(For s 阅读全文

posted @ 2022-11-05 18:36 皮皮祥 阅读(586) 评论(0) 推荐(0) 编辑

ZYNQ7000系列 PS、PL、AXI 、启动流程基本概念篇

摘要: FPGA系统性学习笔记连载_Day4 Xilinx ZYNQ7000系列 PS、PL、AXI 、启动流程基本概念篇 本系列为FPGA系统性学习学员学习笔记整理分享,如有学习或者购买开发板意向,可加交流群联系群主。 连载《叁芯智能fpga设计与研发-第4天》 【xilinx ZYNQ7000系列 PS 阅读全文

posted @ 2022-11-05 18:23 皮皮祥 阅读(1627) 评论(0) 推荐(1) 编辑

上一页 1 ··· 10 11 12 13 14 15 16 17 18 ··· 58 下一页