不枉初心,砥砺前行

皮皮祥的博客

欢迎留言,评论

导航

2022年5月7日 #

JTAG to AXI调试方法

摘要: 目录 概述 功能总结 应用 端口说明 核心设计 JTAG TO AXI主内核可用于AXI系统调试和测试 时钟 重置 设计流程步骤 自定义和生成核心 参数说明 综合与实现 示例设计 创建AXI事务 AXI4 示例 AXI4‑Lite 示例 JTAG to AXI 主 IP 内核是一个可定制的内核,可以 阅读全文

posted @ 2022-05-07 19:00 皮皮祥 阅读(1376) 评论(0) 推荐(0) 编辑

关于PLC的输入和输出

摘要: plc输入,就是人发给PLC的命令信号。这些命令通过各种开关、按钮、限位、温度传感器、电位器等等实现的。PLC输出,就是PLC去驱动机器设备,是靠继电器,晶闸管,晶体管去实现的。而这正是PLC输出的三种类型,实现了机器自动化终端的控制。 输入单元是PLC与被控设备相连的输入接口,是信号进入PLC的桥 阅读全文

posted @ 2022-05-07 18:11 皮皮祥 阅读(4017) 评论(0) 推荐(0) 编辑

时序分析基本概念介绍——SDC概述

摘要: 今天我们要介绍的时序概念是设计约束文件SDC. 全称Synopsys design constraints. SDC是一个设计中至关重要的一个文件。它对电路的时序,面积,功耗进行约束,它是设计的命脉,决定了芯片是否满足设计要求的规范。Timing工程师在release sdc时必须非常小心,一个错误 阅读全文

posted @ 2022-05-07 17:31 皮皮祥 阅读(2156) 评论(0) 推荐(0) 编辑

FPGA寄存器上电初始值

摘要: FPGA内部寄存器的上电初值是什么? 有说是低的,有说是高的, 也有说和器件相关的,还有些人说是不确定. 对于一个系统来讲, 用户并不在意初值是高电平,或者是低电平, 用户真正关心的是寄存器的初值是不是确定可预测的,也就是说每次编译,每次上电的初值是不是一致的。 来举个例子,有个客户在调试FPGA设 阅读全文

posted @ 2022-05-07 16:40 皮皮祥 阅读(918) 评论(0) 推荐(0) 编辑

Verilog中 1=<x0<=2

摘要: Verilog中 1=<x0<=2 是或的关系 阅读全文

posted @ 2022-05-07 12:23 皮皮祥 阅读(43) 评论(0) 推荐(0) 编辑

dsp48的演变历史

摘要: DSP48最早出现在XilinxVirtex-4 FPGA中,但就乘法器而言,Virtex-II和Virtex-II Pro中就已经有了专用的18x18的乘法器,不过DSP48可不只是乘法器,其功能更加多样化。DSP48基本结构如下图所示(图片来源:ug073, Figure 2-1)。DSP48中 阅读全文

posted @ 2022-05-07 10:17 皮皮祥 阅读(602) 评论(0) 推荐(0) 编辑