不枉初心,砥砺前行

皮皮祥的博客

欢迎留言,评论

导航

< 2025年3月 >
23 24 25 26 27 28 1
2 3 4 5 6 7 8
9 10 11 12 13 14 15
16 17 18 19 20 21 22
23 24 25 26 27 28 29
30 31 1 2 3 4 5

统计

AXI bridge 和AXI interconnect

AXI bridge 可以转接PCIe总线提供AXI4嵌入式系统和PCIe系统。

;

它包括内存从AXI4映射到AXI4-Stream桥和AXI4-Stream的PCIe集成块.

从桥作为一个从设备连接AXI4 Interconnect(IP)处理一些AXI4的读或者写请求操作。主桥作为主设备连接AXI4 Interconnect(IP)处理PCIe产生的读或写TLPs。(事务层数据包)

AXI Interconnect

(兼容AXI4,AXI4-Lite)

;

因为这个是一个对AXI4主从协议互联核。所以有很多基础设施核。

包括:AXI Crossbar——连接多个主内存映射到多个从内存映射

AXI Data Width Converter——连接一个主从内存映射进行数据宽度转换

AXI Clock Converter——连接不同时钟域的主从内存映射

AXI Protocol Converter

AXI Data FIFO

AXI Register Slice

AXI MMU

对应不同的主从设备的个数,其中有各种互联方式,不过这些都不需要我们仔细了解,所以说局怎用的时候开发人员再说啦。 

posted on   皮皮祥  阅读(1618)  评论(0编辑  收藏  举报

相关博文:
阅读排行:
· Manus重磅发布:全球首款通用AI代理技术深度解析与实战指南
· 被坑几百块钱后,我竟然真的恢复了删除的微信聊天记录!
· 没有Manus邀请码?试试免邀请码的MGX或者开源的OpenManus吧
· 园子的第一款AI主题卫衣上架——"HELLO! HOW CAN I ASSIST YOU TODAY
· 【自荐】一款简洁、开源的在线白板工具 Drawnix
历史上的今天:
2021-11-11 异步复位同步释放原理
2021-11-11 FPGA之去抖
2021-11-11 FPGA之复位
点击右上角即可分享
微信分享提示