上一页 1 ··· 8 9 10 11 12 13 14 15 16 ··· 24 下一页
摘要: 在扩展CAN 数据帧中,紧随SOF 位的是32 位的仲裁字段。仲裁字段的前11 位为29 位标识符的最高有效位(Most Significant bit,MSb)(基本lD) 。紧随这11 位的是替代远程请求(Substitute Remote Request, SRR)位,定义为隐性状态。SRR位 阅读全文
posted @ 2018-03-23 08:27 alifpga 阅读(9413) 评论(0) 推荐(0) 编辑
摘要: 物联网——物联网提供了计算机感知和控制物理世界的接口和手段,它们负责采集数据、记忆、分析、传送数据、交互、控制等等。摄像头和相机记录了关于世界的大量的图像和视频,麦克风记录语音和声音,各种传感器将它们感受到的世界数字化等等。这些传感器,就如同人类的五官,是智能系统的数据输入,感知世界的方式。而大量智 阅读全文
posted @ 2018-03-22 08:23 alifpga 阅读(541) 评论(0) 推荐(0) 编辑
摘要: CAN总线是一种串行数据通信协议,其通信接口中集成了CAN协议的物理层和数据链路层功能,可完成对通信数据的成帧处理,包括位填充、数据块编码、循环冗余检验、优先级判别等项工作。 CAN总线结构 CAN总线规范采用了ISO-OSI(Open System Interconnection Referenc 阅读全文
posted @ 2018-03-21 08:17 alifpga 阅读(950) 评论(0) 推荐(0) 编辑
摘要: CAN总线的应用 1、汽车制造中的应用 应用CAN总线,可以减少车身布线,进一步节省了成本,由于采用总线技术,模块之间的信号传递仅需要两条信号线。布线局部化,车上除掉总线外其他所有横贯车身的线都不再需要了,节省了布线成本。CAN总线系统数据稳定可靠,CAN总线具有线间干扰小、抗干扰能力强的特点。CA 阅读全文
posted @ 2018-03-20 08:18 alifpga 阅读(1607) 评论(0) 推荐(0) 编辑
摘要: 废除传统的站地址编码,代之以对通信数据块进行编码,可以多主方式工作; 采用非破坏性仲裁技术,当两个节点同时向网络上传送数据时,优先级低的节点主动停止数据发送,而优先级高的节点可不受影响继续传输数据,有效避免了总线冲突; 采用短帧结构,每一帧的有效字节数为8个,数据传输时间短,受干扰的概率低,重新发送 阅读全文
posted @ 2018-03-19 10:12 alifpga 阅读(376) 评论(0) 推荐(0) 编辑
摘要: 基本概念 CAN 是Controller Area Network 的缩写(以下称为CAN),是ISO国际标准化的串行通信协议。在汽车产业中,出于对安全性、舒适性、方便性、低公害、低成本的要求,各种各样的电子控制系统被开发了出来。由于这些系统之间通信所用的数据类型及对可靠性的要求不尽相同,由多条总线 阅读全文
posted @ 2018-03-17 08:33 alifpga 阅读(1526) 评论(0) 推荐(0) 编辑
摘要: 和SERDES应用相关的高速系统PCB设计注意事项如下: (1)微带(Microstrip)和带状线(Stripline)布线。 微带线是用电介质分隔的参考平面(GND或Vcc)的外层信号层上的布线,这样能使延迟最小;带状线则在两个参考平面(GND或Vcc)之间的内层信号层布线,这样能获得更大的容抗 阅读全文
posted @ 2018-03-16 08:28 alifpga 阅读(557) 评论(0) 推荐(0) 编辑
摘要: 下面简单举例SERDES的FPGA在通信和消费领域高速系统中的应用,从而扩展我们的视野。限于主旨和篇幅,所述内容不能深入,希望有兴趣的读者参考阅读网站上相关的文章。Altera Stratix GX支持的高速标准以及参数特性如图所示。 AlteraStratix GX支持的高速标准以及参数特性 St 阅读全文
posted @ 2018-03-15 09:08 alifpga 阅读(592) 评论(0) 推荐(0) 编辑
摘要: StratixIV内嵌DPA电路的基本结构 Altera DPA电路特点如下。 可以放松高速接口对时钟到数据通道和数据通道之间对Skew的严格要求。 最高支持1.6Gbit/s应用。 专用硬件DPA 电路实现连续采样、时钟对齐等功能。 CDR为可选功能。 AlteraStratix II DPA电路 阅读全文
posted @ 2018-03-14 09:27 alifpga 阅读(280) 评论(0) 推荐(0) 编辑
摘要: 在FPGA中,动态相位调整(DPA)主要是实现LVDS接口接收时对时钟和数据通道的相位补偿,以达到正确接收的目的。ALTERA的高端FPGA,如STRATIX(r) 系列中自带有DPA电路,但低端的FPGA,如CYCLONE(r)系列中是没有的。下面介绍如何在低端FPGA中实现这个DPA的功能。 实 阅读全文
posted @ 2018-03-13 08:20 alifpga 阅读(2616) 评论(0) 推荐(0) 编辑
上一页 1 ··· 8 9 10 11 12 13 14 15 16 ··· 24 下一页