摘要:
摘要: 为什么20位地址总线决定了存储空间1MB 转载https://blog.csdn.net/u012076669/article/details/79764921 阅读全文
摘要:
独热码和二进制码的优缺点比较: 二进制码、格雷码使用最少的触发器,但是消耗较多的组合逻辑(用于译码); 独热码则正好相反,因为状态比较时仅需要比较一位,从而在一定程度上简化了译码逻辑。虽然在表示同样的状态时,独热码占用较多的位,也就是消耗较多的触发器,但这些额外的触发器占用面积可与译码电路省下来的面 阅读全文
摘要:
`timescale 1ns / 1ps ////////////////////////////////////////////////////////////////////////////////// // Engineer: connor jiao // Create Date: 10:36 阅读全文
摘要:
https://blog.csdn.net/weixin_43417303/article/details/104382822?utm_medium=distribute.pc_relevant.none-task-blog-BlogCommendFromMachineLearnPai2-1.non 阅读全文
摘要:
亚稳态是由于违背了触发器的建立时间和保持时间而产生的; 同步系统中输入信号总是满足触发器的时序要求,所以不会发生亚稳态; 异步设计中,由于数据和时钟的关系不是固定的,因此会出现违反建立时间和保持时间的现象,会出现亚稳态; 亚稳态危害:触发器的输出会产生毛刺,或者暂时保持在不稳定状态而且需要很长时间才 阅读全文
摘要:
题目:CMOS反相器的功耗主要包括哪几部分?分别与哪些因素相关?P_dynamic 是电路翻转产生的动态功耗P_short是P管和N管同时导通时产生的短路功耗P_leakage 是由扩散区和衬底之间的反向偏置漏电流引起的静态功耗静态功耗:CMOS反相器在静态时,P、N管只有一个导通。由于没有Vdd到 阅读全文
摘要:
https://blog.csdn.net/weixin_46022434/article/details/105451642 阅读全文
摘要:
时序逻辑路是数字电路的一种,时序逻辑电路在逻辑功能上的特点是任意时刻的输出不仅取决于当时的输入信号,而且还取决于电路原来的状态,或者说,还与以前的输入有关。而此题说的是当前输入,所以错误。 阅读全文
摘要:
`timescale 1ns / 1ps ////////////////////////////////////////////////////////////////////////////////// // Engineer: connor jiao // Create Date: // De 阅读全文
摘要:
`timescale 1ns / 1ps ////////////////////////////////////////////////////////////////////////////////// // Engineer: connor jiao // Create Date: 14:02 阅读全文