摘要: 在原来控制器的基础上添加了读写FIFO,对数据进行缓存,从而解决了原控制器在某些时刻读写被忽略掉(比如刷新请求和写请求同时到来),导致数据的存储和读写出现遗漏 其中,sdram_control 模块的写使能Wr 和读使能Rd 是分别通过判断写FIFO 模块和读FIFO 模块中所存储的数据量来决定的。 阅读全文
posted @ 2020-05-28 14:03 Connor_Jiao 阅读(592) 评论(0) 推荐(0) 编辑
摘要: 1.SDRAM芯片容量计算: 2^(行地址线宽)*2^(列地址线宽)*2^(bank地址线宽)*数据位宽=xMbit 2.初始化操作: 首先明确控制信号有哪些, 包括输入信号包括Clk时钟,Cke时钟使能,Cs_n片选,Ras_n行选通,Cas_n列选通,We_n写使能,Ba(bank地址),SA( 阅读全文
posted @ 2020-05-28 13:50 Connor_Jiao 阅读(411) 评论(0) 推荐(0) 编辑