摘要: 1. 多级触发 有时候我们可能需要利用多个信号(最多10个)依次触发后,观察特定的值。这这时候我们可以增加触发条件来满足我们的需求。 多个触发信号如上图所示,只有依次发生SW[0]上升沿、 SW[1]上升沿、SW[2]上升沿和SW[3]上升沿后,才会抓取得到信号。 2. 高级触发条件 有时候我们的触发条件不能简单的高低电平或者上升沿、下降沿,可能是多个信号的逻辑电路,这时候需要... 阅读全文
posted @ 2014-01-08 21:11 aikimi7 阅读(2692) 评论(0) 推荐(0) 编辑
摘要: LDO(低压差线性稳压器),FPGA需要3.3V、2.5V和1.2V,可选用凌力尔特LINEAR:LT1083/84/85,低压差正压可调稳压器。应用电路如图所示:输入端加10UF电解电容,输出端加10UF胆电容。基本可调稳压器电路图如上图所示,通过改变R1、R2阻值输出需要的电压值,由于Iadj很小,计算时可以忽略不计。故等式变为: ,其中,Vref=1.25V。电路板电源设计如下图所示:3.3V:R1=100Ω,R2=162Ω2.5V:R1=R2=100Ω1.2V:ADJ直接接地,1.25V≈1.2V疑问:1.输出端接了0.1uf和0.01uf去耦电容? 2.磁珠使用和VCCD、VCCA, 阅读全文
posted @ 2014-01-08 16:02 aikimi7 阅读(657) 评论(0) 推荐(0) 编辑