2014年10月23日

FPGA你必须知道的那些事儿

摘要: 转载地址:http://www.cnblogs.com/yuphone/archive/2010/10/28/1863822.html 我常年担任多个有关FPGA学习研讨的QQ群管理员,长期以来很多新入群的菜鸟们总是在重复的问一些非常简单但是又让新手困惑不解的问题。作为管理员经常要给这些菜鸟们普及基... 阅读全文

posted @ 2014-10-23 21:57 房晓伟 阅读(392) 评论(0) 推荐(0) 编辑

[转]消除FPGA设计中的毛刺问题

摘要: 一.FPGA(Field Programmable Gate Array)以其容量大、功能强以及可靠性高等特点,在现代数字通信系统中得到广泛的应用。采用FPGA设计数字电路已经成为数字电路系统领域的主要设计方式之一。在FPGA的设计中,毛刺现象是长期困扰电子设计工程师的设计问题之一,是影响工程师设计... 阅读全文

posted @ 2014-10-23 13:05 房晓伟 阅读(2699) 评论(0) 推荐(1) 编辑

【转】数字电路设计中的亚稳态及其解决方法

摘要: 亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去。1.亚稳态... 阅读全文

posted @ 2014-10-23 12:49 房晓伟 阅读(828) 评论(0) 推荐(0) 编辑

异步复位设计中的亚稳态问题及其解决方案

摘要: 1 引言复位的问题是ASIC设计中一个基本而又重要的问题。设计者可以选择采用同步复位或是异步复位。同步复位将综合出轻音乐上的触发器,对设计门数有所节约,对基本周期的仿真器来说,在同步复位下工作要容易得多[3];同步复位中,时钟起到了过滤复位信号小毛刺的作用。然而,同步复位需要一个脉宽沿展器来保证复位... 阅读全文

posted @ 2014-10-23 12:48 房晓伟 阅读(2699) 评论(0) 推荐(0) 编辑

同步复位和异步复位--好文章就是要记录下来

摘要: 转自http://bbs.ednchina.com/BLOG_ARTICLE_57391.HTM一、特点:同步复位:顾名思义,同步复位就是指复位信号只有在时钟上升沿到来时,才能有效。否则,无法完成对系统的复位工作。异步复位:它是指无论时钟沿是否到来,只要复位信号有效,就对系统进行复位。二、各自的优缺... 阅读全文

posted @ 2014-10-23 12:46 房晓伟 阅读(232) 评论(0) 推荐(0) 编辑

全局时钟--复位设计--好文章就是要记录下来

摘要: 转自http://www.cnblogs.com/crazybingo/archive/2010/12/04/1896593.html首先,感谢特权和Master eBoy对我的影响……参考:http://blog.ednchina.com/yuchen576/57388/message.aspx在... 阅读全文

posted @ 2014-10-23 10:12 房晓伟 阅读(232) 评论(0) 推荐(0) 编辑

导航