2014年12月10日

转:摄像头camera 7660/7670/7225/9650以及程序流程(一)

摘要: 转http://www.cnblogs.com/crazybingo/archive/2012/05/11/2495680.html调试了好多摄像头,OV7660、OV7670、OV7225这3款是30万的摄像头还有一个130万的OV9650摄像头移植在ARM平台上的数据,都调试成功了,7寸模拟屏显... 阅读全文

posted @ 2014-12-10 08:58 房晓伟 阅读(724) 评论(0) 推荐(0) 编辑

2014年11月11日

fpga 扇入扇出

摘要: http://www.eefocus.com/liuyuxue/blog/13-11/300098_89976.html今天在读fpga的综合报告时发现了一个问题fan-in和fan-out。当时就傻眼了,毛意思呀,我去一查原来是扇出,大爷的,当时上课时老师也没说过这玩意,就是自己有点感觉。扇入就是... 阅读全文

posted @ 2014-11-11 11:09 房晓伟 阅读(2330) 评论(0) 推荐(0) 编辑

门控时钟的使用

摘要: http://www.cnblogs.com/qiweiwang/archive/2011/03/17/1987060.html组合逻辑中多用门控时钟,一般驱动门控时钟的逻辑都是只包含一个门,如果有其他的附加逻辑,就容易因竞争而产生不希望的毛刺。门控时钟通过一个时能信号控制时钟的开关。当系统不工作时... 阅读全文

posted @ 2014-11-11 10:56 房晓伟 阅读(1077) 评论(0) 推荐(0) 编辑

门控时钟与多扇出问题解决方案

摘要: 转:http://blog.sina.com.cn/s/blog_4e00cfd30100a1wk.html FPGA设计中,经常会出现由于设计不合理产生的布线问题,较为突出的一点就是门控时钟和多扇出问题。 门控时钟指的是不用FPGA内部的全局时钟资源BUFG来控制触发器的时钟沿输入端而是采用组合逻... 阅读全文

posted @ 2014-11-11 10:53 房晓伟 阅读(580) 评论(0) 推荐(1) 编辑

2014年10月29日

为所欲为——教你什么才是真正的任意分频

摘要: 转自http://www.cnblogs.com/crazybingo/archive/2011/07/26/2117162.html一、为啥要说任意分频也许FPGA中的第一个实验应该是分频实验,而不是流水灯,或者LCD1602的"Hello World"显示,因为分频的思想在FPGA中极为重要。当... 阅读全文

posted @ 2014-10-29 22:50 房晓伟 阅读(1421) 评论(0) 推荐(0) 编辑

2014年10月25日

SDRAM时序--读高手进阶,终极内存技术指南

摘要: 特权的时钟相移估计:http://blog.ednchina.com/ilove314/955999/message.aspxSDRAM时序--读高手进阶,终极内存技术指南http://www.cnblogs.com/qiweiwang/archive/2011/03/20/1989537.html... 阅读全文

posted @ 2014-10-25 13:04 房晓伟 阅读(832) 评论(0) 推荐(0) 编辑

2014年10月23日

FPGA你必须知道的那些事儿

摘要: 转载地址:http://www.cnblogs.com/yuphone/archive/2010/10/28/1863822.html 我常年担任多个有关FPGA学习研讨的QQ群管理员,长期以来很多新入群的菜鸟们总是在重复的问一些非常简单但是又让新手困惑不解的问题。作为管理员经常要给这些菜鸟们普及基... 阅读全文

posted @ 2014-10-23 21:57 房晓伟 阅读(396) 评论(0) 推荐(0) 编辑

[转]消除FPGA设计中的毛刺问题

摘要: 一.FPGA(Field Programmable Gate Array)以其容量大、功能强以及可靠性高等特点,在现代数字通信系统中得到广泛的应用。采用FPGA设计数字电路已经成为数字电路系统领域的主要设计方式之一。在FPGA的设计中,毛刺现象是长期困扰电子设计工程师的设计问题之一,是影响工程师设计... 阅读全文

posted @ 2014-10-23 13:05 房晓伟 阅读(2742) 评论(0) 推荐(1) 编辑

【转】数字电路设计中的亚稳态及其解决方法

摘要: 亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去。1.亚稳态... 阅读全文

posted @ 2014-10-23 12:49 房晓伟 阅读(856) 评论(0) 推荐(0) 编辑

异步复位设计中的亚稳态问题及其解决方案

摘要: 1 引言复位的问题是ASIC设计中一个基本而又重要的问题。设计者可以选择采用同步复位或是异步复位。同步复位将综合出轻音乐上的触发器,对设计门数有所节约,对基本周期的仿真器来说,在同步复位下工作要容易得多[3];同步复位中,时钟起到了过滤复位信号小毛刺的作用。然而,同步复位需要一个脉宽沿展器来保证复位... 阅读全文

posted @ 2014-10-23 12:48 房晓伟 阅读(2739) 评论(0) 推荐(0) 编辑

导航