摘要: 在输出3时写1时上反向为0,下为1,1时MOS不接通,0接通 为1时上导通输出高电平1; 为0时下导通输出低电平0; VDD为逻辑电源正 VSS为逻辑地 若为输出状态则施密特触发器总为开 然后经过上拉下拉电阻输出高低电平,此时施密特总为开; 若施密特开则总为读 推挽输出与开漏输出不同之处在于推挽输出 阅读全文
posted @ 2019-03-30 13:14 通信小九 阅读(899) 评论(0) 推荐(0) 编辑