摘要: 由于Verilog/Vhdl没有计算exp指数函数的库函数,所以在开发过程中可利用cordic IP核做exp函数即e^x值; 但前提要保证输入范围在(-pi/4—pi/4) 在cordic核中e^x = sinh + cosh所以在配置cordic时点选sinh and cosh即可 如下图: i 阅读全文
posted @ 2019-03-07 15:00 VagueCheung 阅读(4142) 评论(0) 推荐(1) 编辑
摘要: Vivado2017.2 中BRAM版本为 Block Memory Generator Specific Features 8.3 BRAM IP核包括有5种类型: Single-port RAM 单端口RAM Simple Dual-port RAM 简单双端口RAM(A写数据B读数据) Tru 阅读全文
posted @ 2019-03-07 14:38 VagueCheung 阅读(9312) 评论(0) 推荐(0) 编辑