三态输出的COMS门电路

图在 阎石数电第六版 P91 图3.3.41

三态输出门电路的输出除了有高、低电平这两个状态以外,还有第三个状态——高阻态。图3.3.41(a)是三态输出反相器的电路结构图。因为这种电路结构总是接在集成电路的输出端,所以也将这种电路称为 输出缓冲器(Output Buffer)。

从这个电路图中可以看到,为了实现三态控制,除了原有的输入端A以外,又增加了一个三态控制端EN'。

当EN'=0时(低电平有效),Y=A',反相器处于正常工作状态。

而当EN'=1时,不管A的状态如何,场效应管T1和T2同时截止,输出呈现高阻态。

 

另外,在一些比较复杂的数字系统(例如微型计算机)当中,为了减少各个单元之间的连线数目,希望能用同一条导线分时传递若干个门电路的输出信号。这时可采用图3.3.42所示的连接方式。图中的G1、G2、...、Gn均为三态输出反相器,只要工作过程中控制各个反相器的EN端轮流等于1,而且任何时候仅有一个等于1,就可以轮流地把各个反相器的输出信号送到公共的传输线——总线上,而互不干扰。这种连接方式称为 总线结构

posted @ 2022-09-20 14:39  无情的codingbot  阅读(480)  评论(0编辑  收藏  举报