摘要: 《基于verilog语言的使用FPGA设计》 我并不在乎工作中能有多少乐趣,我建议在没有搞清楚你所想要的设计结果之前不要轻易地开始编程。 ——K.科夫曼 为了不被淘汰,从现在起我们不得不做两件事: 掌握那些永远不会过期的技能,其中包括物理知识(数字电路设计中的模拟技术、传输线理论、能量守恒理论、天线理论和电源管理理论)和诸如同步、亚稳态和传输时延的设计概念。 与时俱进。多参加学术讨论,多读一些有关的杂志,多买一些你认为很有用的书,多关注人们都在谈论什么。 关于工程进度表: 工程师们虽然都有着丰富的经验,但在制定工作进度时依然会表现的过分乐观,所以他们常常会造成进度延后。 对这个问题,我们需要更加成熟的来看待。如果没有最后期限,什么工作都完不成。所以大多数工作在超时很少的情况下能够完成是正常的。 阅读全文
posted @ 2013-05-07 22:22 电路基础 阅读(2472) 评论(0) 推荐(1) 编辑
摘要: 一、位宽设置 在DSPBuilder中,数据在内部采用二进制定点数表示方法,数据可以设置成无符号整数、有符号整数和有符号小数等,其中有符号数由符号位、整数位和小数位组成(有符号整数的小数位为0),位宽根据需求可任意调整,但确定位宽在数据离散化的过程中非常重要,不合理的位宽设置会引起错误。对于无符号整数,如果数据大于位宽所表示的最大值,则高位被截断;对于有符号整数,高位被截断之后,剩余部分的最高位会决定数据的正负(1为负数,0为正数);对于小数部分,小数位宽越大,数据越精确,反之误差越大。数据被截断或误差太大会造成计算结果错误,导致偏离正常值,但过多的模块位宽设置过大也会消耗FPGA的硬件资源,造成浪费,甚至超过FPGA的硬件资源数量,造成无法编译。 阅读全文
posted @ 2013-05-07 22:20 电路基础 阅读(2654) 评论(0) 推荐(1) 编辑
摘要: 在神经科学中,建模工作可以按两个不同的标准来进行划分。 第一种是模型的复杂度,从简单的经得起数学分析所验证的概念模型到需要仿真理解他们的特性的详细模型。 第二种标准是工作流程的方向,可以是微观到宏观(自底向上)或从行为目标功能到组件特性(自顶向下)。 我们用自底向上和自顶向下研究的例子对理论和仿真的相互作用做出综述,并指出在计算和理论神经科学领域的一些新的进展。 阅读全文
posted @ 2013-05-07 16:54 电路基础 阅读(340) 评论(0) 推荐(1) 编辑