摘要: 实验一 简单的QUARTUSII实例设计 一、 实验目的 1、 通过一个简单的3—8译码器的设计,掌握组合逻辑电路的设计方法。 2、 初步了解QUARTUSII原理图输入设计的全过程。 3、 掌握组合逻辑电路的静态测试方法。 二、 实验原理 3-8译码器三输入,八输出。当输入信号按二进制方式的表示值 阅读全文
posted @ 2020-06-25 18:09 Osea 阅读(2060) 评论(0) 推荐(0) 编辑
摘要: 时序电路描述 时序电路分类 时序电路按照信号输出方式分: Mealy型 Moore型 从结构上分: 单进程和多进程. 从状态表达方式分: 符号化状态机和确定状态编码的状态机. 从状态编码方式分: 顺序编码、一位热码编码和其他编码方式状态机 有限状态机(Finite-state machine, FS 阅读全文
posted @ 2020-06-25 17:58 Osea 阅读(517) 评论(0) 推荐(0) 编辑
摘要: 结构化模型 电路的功能和结构 调用专用硬件,低级元件 可综合 结构化设计 VHDL 结构化设计需要元件声明和元件例化 结构化声明 结构化VHDL描述了元件的安排和内联. 注意与行为描述之区别,行为描述是描述对输入信号的响应 结构化描述可以表示出代码和物理硬件之间更紧密的关系. 结构化描述展示了任何抽 阅读全文
posted @ 2020-06-25 17:36 Osea 阅读(702) 评论(0) 推荐(0) 编辑
摘要: 库和包 一组相关的过程和函数可以汇集在一起,组成一个包; 一个包可以在一些VHDL模型中共享; 一个包可以包含用户定义的数据类型和约束; 库是包的集合; 包和库可视为函数、过程和数据类型的容器; 包的另外一个重要特征是可包含不同用户定义的元件。 Library(库) 库是经编译后的数据的集合,包含一 阅读全文
posted @ 2020-06-25 15:57 Osea 阅读(1212) 评论(0) 推荐(0) 编辑
摘要: 奇偶校验 功能 识别错误,要求重传 方法 附加一个位,表明其信息满足某特定校验要求。 奇校验表示所发送的N+1位有奇数个1; 偶校验表示所发送的N+1位有偶数个1; 例如 给定“0101”,首先附加一位。 如果是奇校验,那么该位的数字为“1” 如果是偶校验,那么该位的数字为“0” 8位奇偶校验的VH 阅读全文
posted @ 2020-06-25 15:22 Osea 阅读(1492) 评论(0) 推荐(0) 编辑
摘要: 顺序语句概述 特点:执行顺序和书写顺序基本一致 出现的位置:只能出现在进程和子程序中,子程序包括函数(function)和过程(procedure) 顺序语句种类 顺序信号/变量赋值语句 IF-THEN 语句 CASE 语句 LOOP 语句 RETURN语句 NULL语句 顺序信号/变量赋值语句 进 阅读全文
posted @ 2020-06-25 14:58 Osea 阅读(807) 评论(0) 推荐(0) 编辑