上一页 1 ··· 4 5 6 7 8 9 下一页
摘要: 1、AIC23控制字16位,高7位寄存器地址,低9位写入寄存器值;2、音乐CD采样标准为44.1khz,44.1khz是目前最通用的标准;3、BCLK信号脚:IIS串行数据传输时钟,当AIC23主模式,BCLK由... 阅读全文
posted @ 2016-08-18 09:38 王纯配 阅读(334) 评论(0) 推荐(0) 编辑
摘要: 命令形式· 主机发送给CR95HF的帧具有如下形式:· CR95HF发送给主机的帧具有如下形式:这两种帧格式在UART和SPI模式下都适用。位域:CMD、RespCode、Len都是1字节,DATA:0-253... 阅读全文
posted @ 2016-07-30 10:49 王纯配 阅读(504) 评论(0) 推荐(0) 编辑
摘要: 一、Actel的转接板是P3、P4、P5部分,P5部分之所以要这样设计是因为,VPUMP是编程电压需要供电3.3V,有两种途径供电一是Flashpro的VPUMP脚供电,二是目标板供电。我的是目标板提供电压给VP... 阅读全文
posted @ 2016-07-02 14:30 王纯配 阅读(237) 评论(0) 推荐(0) 编辑
摘要: 这里提醒一下,如果你的想上osii操作系统的话,timer是必须要加的,而且必须要给timer分配中断,不然会出现下面这样的错误:DescriptionResourcePathLocationType make:... 阅读全文
posted @ 2015-11-29 11:24 王纯配 阅读(245) 评论(0) 推荐(0) 编辑
摘要: 七段数码管ip核定制:下面分析一下友晶提供的七段数码管的avalon接口驱动代码module SEG7_IF( //===== avalon MM s1 slave (read/write) /... 阅读全文
posted @ 2015-11-29 10:47 王纯配 阅读(112) 评论(0) 推荐(0) 编辑
摘要: Avalon-mm clock crossing Bridge:该桥传递不同时钟域之间的Avalon-mm命令和响应,使用异步fifo实现时钟交叉逻辑。 在主从时钟域该桥参数用来控制命令和响应fifo的... 阅读全文
posted @ 2015-11-29 10:22 王纯配 阅读(121) 评论(0) 推荐(0) 编辑
摘要: 接上一篇来分析一下使用的ip核。1.altpll这个锁相环有3个输出接口:c0:100mhz,系统时钟,无相位偏移;c1:sdram时钟,相位偏移-65dg,(没有相位偏移这个sdram不工作,毕竟是动态存储),... 阅读全文
posted @ 2015-11-28 21:41 王纯配 阅读(207) 评论(0) 推荐(0) 编辑
摘要: 摸索了差不多一个月的基于FPGA的web服务器的搭建,今天总算差不多完成,想写篇博客梳理下知识点一看笔记本,记的太乱。想起来什么就写什么吧。一个完整的工程包括硬件和软件。硬件部分就是用qsys搭建软核工程,用so... 阅读全文
posted @ 2015-11-28 20:23 王纯配 阅读(173) 评论(0) 推荐(0) 编辑
摘要: 在给搭建好的DSP开发环境写测试代码的时候编译出现了几个错误,现在把错误解决的方法记录一下。1。warning: '.stack' section not found -- ignoring '-stack ' ... 阅读全文
posted @ 2015-08-09 22:19 王纯配 阅读(163) 评论(0) 推荐(0) 编辑
摘要: 我买的5509A的开发板是源创立的板子,他们的仿真器是XDS510,这个仿真器的驱动和TDS510的驱动是通用的。刚开始搭建开发环境的时候,配置目标板和仿真器环境是:这样按照他们给的手册配置也是可以成功连接到开发... 阅读全文
posted @ 2015-08-09 22:01 王纯配 阅读(129) 评论(0) 推荐(0) 编辑
上一页 1 ··· 4 5 6 7 8 9 下一页