上一页 1 ··· 5 6 7 8 9 10 11 12 13 下一页
摘要: SDRAM相位角计算下面是我复制别人的没有图片 如果想看原文 点击下面链接,,http://wenku.baidu.com/view/91e2d76a27284b73f24250e6.html一、芯片说明:FPGA芯片:EP3C55F484I7SDRAM芯片:MT48LC16M16A2二、计算需要参数获取:1、SDRAM参数获取方法及参数说明:SDRAM的参数获取均来自该芯片的数据手册,该数据手册可以到datasheet5.com网站上下载。上图是SDRAM的数据手册中的截图,该sdram型号需要的都用黄色标识标记。其中:TDS=1.5 输入数据建立时间TDH=0.8 输入采样保持时间THZ= 阅读全文
posted @ 2013-06-30 20:18 pupil_小龙 阅读(1704) 评论(0) 推荐(0) 编辑
摘要: FPGA时序约束的几种方法 对自己的设计的实现方式越了解,对自己的设计的时序要求越了解,对目标器件的资源分布和结构越了解,对EDA工具执行约束的效果越了解,那么对设计的时序约束目标就会越清晰,相应地,设计的时序收敛过程就会更可控。riple 从最近一段时间工作和学习的成果中,我总结了如下几种进行时序约束的方法。按照从易到难的顺序排列如下:riple0. 核心频率约束 这是最基本的,所以标号为0。riple1. 核心频率约束+时序例外约束 时序例外约束包括FalsePath、MulticyclePath、MaxDelay、MinDelay。但这还不是最完整的时序约束。如果仅有这些约束的话,说明设 阅读全文
posted @ 2013-06-30 16:48 pupil_小龙 阅读(455) 评论(0) 推荐(0) 编辑
摘要: CycloneIII中LVDS的设计一,概述LVDS低压差分信号,最早由美国国家半导体公司提出的一种高速串行信号传输电平,由于它传输速度快,功耗低,抗干扰能力强,传输距离远,易于匹配等优点,迅速得到诸多芯片制造厂商和应用商的青睐,并通过TIA/EIA的确认,成为该组织的标准(ANSI/TIA/EIA-644standard)。LVDS信号被广泛应用于计算机、通信以及消费电子领域,并被以PCI-Express为代表的第三代I/O标准中采用。 LVDS信号的电压摆幅只有350MV,为电流驱动的差分信号方式工作,最长的传输距离可以达到10米以上。为了确保信号在传输线当中传播时,不受反射信号的影响,. 阅读全文
posted @ 2013-05-05 17:56 pupil_小龙 阅读(3055) 评论(0) 推荐(0) 编辑
摘要: 关于FPGA学习的几个问题作者:李秋凤,华清远见嵌入式学院FPGA讲师如何学好FPGA呢,很多人很困惑,多数停留在基础位置徘徊,我就这方面问题给大家谈几点自己的看法。1. 基础问题FPGA的基础就是数字电路和HDL语言,想学好FPGA的人,建议床头都有一本数字电路的书,不管是那个版本的,这个是基础,多了解也有助于形成硬件设计的思想。在语言方面,建议初学者学习Verilog语言,VHDL语言语法规范严格,调试起来很慢,Verilog语言容易上手,而且,一般大型企业都是用Verilog语言。2. EDA工具问题熟悉几个常用的就可以的,开发环境QuartusII ,或ISE 就可以了,这两个基本是相 阅读全文
posted @ 2013-05-05 17:11 pupil_小龙 阅读(432) 评论(0) 推荐(0) 编辑
摘要: 本文摘自AVX代理的网站,详细叙述了钽电容黄色和黑色的区别。目前全球主要有以下几个品牌的钽电容:AVX、KEMET(基美)、VISHAY、NEC、NICHICON(尼仕康).市场上的钽电容,分为黄钽和黑钽两种。黄钽品牌主要是:AVX 、KEMET黑钽主要品牌是:NEC、NICHICON市场占有方面:AVX远高于KEMET,NEC高于 NICHICON。 黑钽是开模将钽粉压成型,而黄钽,是在表面用聚氧树脂包裹而成。由于生产工艺的原因,黑钽的内部空间没有得最有效的利用,所以黄钽能做的容量会比黑钽要大,也就是说有些黄钽能做到的规格型号,黑钽做不了。 钽电容全称是钽电解电容,也属于电解电容的一种,.. 阅读全文
posted @ 2013-03-31 19:41 pupil_小龙 阅读(1946) 评论(0) 推荐(0) 编辑
摘要: 1.电解电容里面是用纸隔开的铝箔电极卷绕,外面套个铝外壳,充有电解液。钽电容是以钽(固体)为主要材料,没有电解液。2.在相同容量前提下,铝电解的结构原理决定了它的体积比较大,钽电容体积小。3.铝电解电容ESR(等效串联电阻)比较大,钽电容ESR很小。4.铝电解电容内部有电解液,受热会膨胀,过热会爆炸(有防爆阀的就会撑开防爆阀,漏液),所以电解电容工作温度一般最高是105度,钽电容内部没有液体,耐高温,没有漏液危险。5.电解电容工作频率很低,一般1KHZ以下,表现比较好,频率高以后表现出的ESR很高,而钽电容则高频特性比较好,频率范围覆盖电解电容。6.电解电容可以做到耐高压,常见的电解电容(如开 阅读全文
posted @ 2013-03-30 21:24 pupil_小龙 阅读(879) 评论(0) 推荐(0) 编辑
摘要: 问题:在NIOS II进行Build project时出现类似于makefile:xxx: Warning: SOPC File E:/NIOS/xxx/xxx.sopcinfo could not be found.的警告时, 这主要是软件找不到BSP了。在移动Eclipse创建的工程时就会出现上述问题。此时可用BSP editor进行修改BSP设置,具体操作如下。---------------------------------------------------------------------------------------解决方法:1、在工程上,右键点击BSP——>NIO 阅读全文
posted @ 2013-03-19 10:31 pupil_小龙 阅读(1364) 评论(0) 推荐(0) 编辑
摘要: altera FPGA 芯片支持JTAG在线下载方式和AS下载方式。JTAG下载方式,程序之际烧写到FPGA芯片,JTAG下载完成后直接运行。AS下载方式,可以执行代码直接烧写到FPGA配置芯片。在上电初始后,FPGA芯片直接从配置芯片读写可以执行代码配置FPGA芯片,然后运行。在实际应用下载电路时,经常碰到下面的问题。JTAG下载后程序不运行。或JTAG不能下载;AS不能下载或AS能下载但下载后程序不运行。分析上面的问题,首先研究搞懂JTAG下载到FPGA原理。 JTAG接口是一个业界标准,主要用于芯片测试等功能,使用IEEE Std 1149.1联合边界扫描接口引脚,支持JAM STAPL 阅读全文
posted @ 2013-03-12 23:02 pupil_小龙 阅读(12029) 评论(1) 推荐(0) 编辑
摘要: 在使用Altera的FPGA时候,由于系统需求,需要在管脚的内部加上上拉电阻。Quartus II软件中在Assignment Editor中可以设置。具体过程如下:1. 在菜单Assignments中选择Assignment Editor.2. 在弹出的界面里选择I/O Features.找到Node.3. 选择Node Finder选项后弹出如下界面首先点击List 按钮,这里可以根据需求,列出仅仅需要加弱上拉的管脚.或者把所有的管脚都找到.4. 把需要加上拉电阻的管脚加上弱上拉约束.方法参见下图说明.5. 完成后保存设置即可. 阅读全文
posted @ 2013-03-04 00:39 pupil_小龙 阅读(1977) 评论(0) 推荐(0) 编辑
摘要: 大一的时候 买了一个单片机开发板,马马虎虎的学习了一下单片机,也算是接触电子智能化的敲门砖了, 但是由于当时随便买了一个开发板,然后就墨守成规的 按照教程一步一步学,,没有去扩展看看其他单片机。(其实在在此都是讲的51系类的单片机 也不能算是其他系类的了),今天在无聊中 想区别一下这两种单片机下载程序的区别,就在网上搜了一下,看到回答的问确实很多, 但是越看越蒙, 因为答案太不同意了,结果就自己下了手册看了一下。 at公司的 89SXX是89Cxx的升级版,针对程序烧写来看, AT89CXX 单片机只支持并行下载,简单看了一下手册感觉很麻烦。AT89Sxx 单片机 除了支持并行下载外 还支持. 阅读全文
posted @ 2013-01-26 23:25 pupil_小龙 阅读(1417) 评论(0) 推荐(0) 编辑
上一页 1 ··· 5 6 7 8 9 10 11 12 13 下一页