verilog 有符号数运算
1)之前的笔记写过《补码探讨》,可知在FPGA综合成电路的时候最底层都是以补码的形式在运算,正数的补码就是本身,负数的补码要取反+1。
(2)那么Verilog中编程的时候对编程人员来说,其实想不到现在的编译器(Quartus II 9.1和ISE10.1没有问题,更高的版本应该更加可以了)都支持verilog有符号运算的综合了。在定义时直接加上signed即可,如下:
input signed [7:0] a, b;
output signed [15:0] c;
wire signed [15:0] x;
reg signed [15:0]y;
很明显,这种采用signed定义的情况,可以避免手动转换带来的麻烦,同时可以节省很多开发时间
(3)当使用移位运算“>>”进行1/2倍运算时,需注意:
verilog中最简单的加减乘除运算对于有符号数和无符号数其实是有很大区别的,现总结几点如下:
例子:对输入a,b取平均值,然后赋值给c输出
always @(posedge clk)
c<=(a+b)>>1;
1.a,b均为无符号数,结果正确
2.a,b中一个为有符号数(a),另一个为无符号数(b),编译器会自动将无符号数(b)转换成有符号数,这样就成了2个有符号数之间的运算了,结果是个有符号数,此时
1>如果a+b结果为正数(最高位为0),那么结果正确
2>如果a+b结果为负数(最高位为1),那么结果错误,因为移位运算新移入的位将用0来填补,此时负数将变为正数,显然错误。
所以综上,在进行有符号数运算的时候,最好像如下这样写:
reg signed [3:0] a;
reg signed [3:0] b;
reg signed [3:0] c;
always @(posedge clk)
c<=(a+b)/2;
这样就可以避免不必要的错误