11 2023 档案
摘要:Mainstream Low Power techniques Low Vth - 阈值电压比较低,翻转时间小,漏电流比较大,功耗大,速度快 High Vth - 阈值电压比较高,翻转时间长,漏电流比较小,功耗小,速度慢 使用多阈值的器件,处于关键路径上的器件使用Low Vth,不在关键路径上的使用
阅读全文
摘要:GPU max power distribution internal power and switch power - 动态功耗(时钟翻转) Leakage power - 漏电功耗(静态功耗,mos管导通的特性) clock_network - 时钟树的功耗,系统中有很多寄存器,但是时钟到达寄存
阅读全文
摘要:SD-Host控制器的datasheet更多的是给嵌入式软件工作人员使用,datasheet中主要包含一些寄存器以及读写擦除流程 寄存器主要有: 控制寄存器 状态寄存器 配置寄存器 软件和硬件进行交互,就是通过配置寄存器和中断进行交互 功能列表 控制器架构图 datasheet中描述的主要是ahb_
阅读全文
摘要:控制器集成需求 SD Host可以从外部读取数据存储到SRAM和eFlash或者可以从内部读取数据输出到外部存储 AHB Bus slave接口用于配置 master接口作为主设备,DMA可以控制总线,传输数据 SD Bus CMD和data都是inout类型的,可以出入和输出 cmd_oe - (
阅读全文
摘要:SD Host功能列表 SD Host挂接在SoC中,与外部的SD card进行交互 有控制寄存器和状态寄存器,SoC往往有CPU,通过CPU进行配置寄存器,有些SoC没有CPU,需要使用I2C或者SPI可以进行写寄存器 内建DMA-数据需要从外部将数据读取到buffer中,然后再对于SD卡进行写操
阅读全文
摘要:SD Bus PAD internal card clock - 对于SD card来讲,时钟信号是一个输入 Data0-3 - inout类型,既可能是输入,又可能是输出 对于Data0-3输出的时候,会有output enable信号(Drive Data0-3),当output enable信
阅读全文
摘要:Verdi使用目标 生成fsdb波形 查看fsdb波形 追踪RTL代码 目录 Verdi历史 生成fsdb波形 三个变量&&三个命令 变量PATH LD_LIBRARY_PATH so - share object 仿真软件/硬件平台与LD_LIBRARY_PATH的匹配 Modeltech-->M
阅读全文
摘要:Verilog Coding Style 1.为什么需要Coding Style 可综合性 - 代码需要综合成网表,如果写了一些不可综合的代码,会出现错误 可读性,代码通常有多个版本,所以需要保证代码的可读性 保证代码质量,方便后续的综合以及后端的布局布线 2.头文件 使用统一的文件头,其中包括:
阅读全文