随笔分类 -  Digital Circuit

摘要:状态化简 根据功能描述,写出所有的状态,但是能够进行化简 1.等价状态 原始状态中两个状态是不是(现态)等价状态条件: 1.输出完全相同,可能有多种输入情况,输出必须完全相同 2.次态等效 次态等效的情况: 次态相同 各自维持原来状态 次态交错 阅读全文
posted @ 2023-04-24 00:08 Icer_Newer 阅读(45) 评论(0) 推荐(0) 编辑
摘要:例1 主从触发器,下降沿触发;上升沿输入,下降沿反转 例2 cp作为输入也是Mealy型电路 例3 阅读全文
posted @ 2023-04-23 23:35 Icer_Newer 阅读(34) 评论(0) 推荐(0) 编辑
摘要:挂起修复 序列检测器的设计和任意进制计数器的设计都需要检查是不是能自启动,是不是有挂起状态,如果有挂起如何进行修复挂起状态,实现自启动 例1 1.画出状态转换真值表 2.检查挂起状态 阅读全文
posted @ 2023-04-23 23:04 Icer_Newer 阅读(36) 评论(0) 推荐(0) 编辑
摘要:任意进制计数器设计 阅读全文
posted @ 2023-04-22 18:27 Icer_Newer 阅读(47) 评论(0) 推荐(0) 编辑
摘要:同步时序电路设计 同步触发器翻转时间一致 1.同步时序电路设计的一般步骤 1.根据问题描述,确定原始的状态图或者是状态表 2.状态化简,状态表中等效的可以合并 3.状态分配,触发器的个数,状态如何分配,怎么将一组二进制数赋予不同的状态 4.选择触发器(D,JK) 5.确定激励方程组以及输出方程组 6 阅读全文
posted @ 2023-04-22 18:10 Icer_Newer 阅读(163) 评论(0) 推荐(0) 编辑
摘要:时序逻辑电路分析 1.模型与分类 一个时序电路可能有很多触发器,如果多个触发器在同一个cp的作用下,反转的时刻一样的就是同步时序电路;只要有一个触发器反转时刻不同,或者没有CP的电路就是异步时序电路 Moore型电路:输出只与当前的状态有关,与外部输入无关 Mealy型电路:输出与当前的状态和外部输 阅读全文
posted @ 2023-04-22 16:23 Icer_Newer 阅读(103) 评论(0) 推荐(0) 编辑
摘要:触发器 1.状态图 2.初始状态 触发器都有异步清0和置1端 3.波形图 3.1 例1 3.2 例2 3.3 例3 3.4 例4 4.JK触发器一次变化的问题 一次变化,在cp等于1期间,JK端发生变化,最多变化一次 阅读全文
posted @ 2023-04-16 19:08 Icer_Newer 阅读(35) 评论(0) 推荐(0) 编辑
摘要:触发器 1.时序逻辑电路概述 数字电子技术分为组合逻辑电路和时序逻辑电路 组合逻辑电路:输出仅仅与当时的输入有关,比如与非门,输入两个1输出0 时序逻辑电路:输出不仅仅与当时的输入有关,而且与过去的输入有关需要记忆功能 组合逻辑电路就相当于普通的锁,钥匙对了就可以打开;时序逻辑电路相当于电子密码锁, 阅读全文
posted @ 2023-04-16 16:06 Icer_Newer 阅读(282) 评论(0) 推荐(0) 编辑
摘要:组合可编程逻辑器件 1.PLD的结构 1.1 结构 1.2 表示方法 实心点表示连接,但是不可编程 ×点表示连接,但是可以编程 2.编程技术 2.1 熔丝工艺 每个输入线连接二极管和保险丝 2.2 电擦除 3.PLD分类 低密度PLD和高密度PLD 低密度PLD又分为:PROM/PLA/PAL/GA 阅读全文
posted @ 2023-04-16 11:48 Icer_Newer 阅读(63) 评论(0) 推荐(0) 编辑
摘要:算术运算电路 1.半加器和全加器 半加器:不考虑低位进位,两个输入 全加器:考虑低位进位,三个输入 1.1半加器HA 1.2全加器 1.3一位半加器 真值表 表达式 门电路实现 1.4一位全加器 真值表 表达式 门电路实现全加器 用半加器实现全加器 1.5多位加法器 1.5.1 串行加法 多位加法器 阅读全文
posted @ 2023-04-16 00:39 Icer_Newer 阅读(141) 评论(0) 推荐(0) 编辑
摘要:比较器 1.回顾数据选择器,四选一 使用卡诺图进行四选一,选择AB为控制端或CD为控制端结果不一样 有时候垂直方向画卡诺图,结果会更简单 2.一位二进制数的比较器 可以快速列出真值表 使用门电路实现一位比较器 3.二位二进制数比较 先比较高位,高位相同,低位大小才会影响结果。 高位和高位比较,低位和 阅读全文
posted @ 2023-04-15 21:16 Icer_Newer 阅读(749) 评论(0) 推荐(0) 编辑
摘要:数据选择器 1.数据选择器 数据选择器:多路信号进来,出去的路只有一条,通过一个开关控制,多路选一路(多选1) 数据分配器:一路信号进入,在多路输出中选择一路进行输出 二选一,通过一个开关进行控制,书写选择器表达式的时候,表达式的每一项用开关变量组合*信号 四选一,用两个控制变量进行控制 2.中规模 阅读全文
posted @ 2023-04-15 15:41 Icer_Newer 阅读(491) 评论(0) 推荐(0) 编辑
摘要:译码器 1.译码器的概念与分类 1.1 译码器的概念 译码器(decoder):将输入的代码“翻译”成另外一种代码输出。 编码器(encoder):将一组编码输入的每一个信号编成一个与之对应的输出代码。 译码器将一组二进制数还原为一个数字一个符号,一个信息。比如输入1000,将其翻译为8 译码器—输 阅读全文
posted @ 2023-04-15 13:01 Icer_Newer 阅读(647) 评论(0) 推荐(1) 编辑
摘要:编码器 组合逻辑集成电路(MSI) 组合电路使用小规模电路设计,描述清楚,用小规模的集成电路实现; 小规模集成电路比较灵活 常用的部件(译码器\编码器\比较器\选择器)都是事先做好,直接进行使用 1.编码器概念及分类 1.1 编码器的概念 编码器:使用一组二进制数表示一个数值或者是符号。 例1:要表 阅读全文
posted @ 2023-04-15 11:00 Icer_Newer 阅读(405) 评论(0) 推荐(0) 编辑
摘要:组合逻辑电路的习题课 三态门 从三态门的使能端进行分析 CMOS三态门和TTL三态门区别,TTL可以悬空,CMOS不能,需要加一个电阻 可以在总线上挂载模块,通过控制开关,控制传输数据的顺序 1 TTL,三态门是可以悬空的,悬空就是1,CMOS是不能悬空的 写出表达式 2 化简 真值表 变式:改为C 阅读全文
posted @ 2023-02-05 16:18 Icer_Newer 阅读(79) 评论(0) 推荐(0) 编辑
摘要:组合逻辑电路的竞争与冒险 竞争与冒险 比如,AA'在静态的时候是恒为0得,但是在动态过程中,信号传输都是有传输延迟时间的。 信号输入的延迟,会导致信号之间的竞争,有错误输出的竞争叫做冒险,没有错误输出的竞争不是冒险 比如A+A',静态的时候恒等于1,动态的时候会出现负脉冲 竞争冒险的消除方法 1、改 阅读全文
posted @ 2023-02-05 14:39 Icer_Newer 阅读(82) 评论(0) 推荐(0) 编辑
摘要:组合逻辑电路 电路分为组合逻辑电路和时序逻辑电路 电路分类 组合逻辑电路 组合逻辑电路:电路的输出与当时的输入有关系,输入发生变化,输出就会跟着变。 组合逻辑电路没有反馈,没有记忆元件,仅仅由门电路构成。 时序逻辑电路 时序逻辑电路:输出不仅仅取决于当时的输入,还与之前的状态有关 时序逻辑电路要有反 阅读全文
posted @ 2023-02-05 14:10 Icer_Newer 阅读(248) 评论(0) 推荐(0) 编辑
摘要:CMOS门电路的逻辑式 通过CMOS门电路,写出门电路的表达式。 方法 只看下方,因为电路上下是对称的; 先找L(输出)的非,找的输出到地的通路,以原变量进行书写。最后将表达式取非,即可得到L。这种方法比看串并联快一些。 得到初步表达式的时候要化简 找齐所有的通路 例1 例2 例3 例4 例5 阅读全文
posted @ 2023-02-04 21:54 Icer_Newer 阅读(490) 评论(0) 推荐(0) 编辑
摘要:逻辑门电路习题 1.输入和输出之间电压的关系 前一级的输出作为后一级的输入,满足的输出电压和出入电压之间的关系。 2.多余门电路端子处理 3.扇出系数计算 高电平--扇出系数=输出的高电平/输入高电平 低电平--扇出系数=输出的低电平/输入的低电平 两者当中取小的 4.噪声容限 5.TTL门电路 6 阅读全文
posted @ 2023-02-04 21:01 Icer_Newer 阅读(254) 评论(0) 推荐(0) 编辑
摘要:逻辑门电路知识点总结 门电路注意事项 传输高低电压的问题 上一级输出为0,下一级的输入也要认为是0 逻辑0和逻辑1都是有范围或区间的,逻辑0有最大值,逻辑1有最小值 上一级输出和下一级输入之间电平的关系,加入上一级输出高电平的最小值是3.6V,下一级输入高电平的最小值要低于3.6V,这样才能保证,当 阅读全文
posted @ 2023-02-04 20:13 Icer_Newer 阅读(133) 评论(0) 推荐(0) 编辑