09 2020 档案
摘要:PC发送寄存器值,FPGA通过串口返回一些值,可以是FPGA状态值,可以是需要读的某个寄存器的值,本本实验中,只返回一些固定值下面通过,返回两首首打油诗为例,该部分可以替换其他,因此有高移植性 可以利用上一篇《FPGA之UART简单通信》的接收部分,然后发送模块稍作修改即可。增加一个ram分别放置不
阅读全文
摘要:写在前面,希望记录一下自己动手做的事情,拿来主义永远是别人的 1、UART串口简介 串口顾名思义,是将字节数据以bit位进行串行传输,特点是线路简单,速度较慢。所以常用在工业控制,嵌入式等数据传输速度要求不高的场景中。 扩展:串行通信分两种:同步串行和异步串行通信 同步串行:通信双方在同一时钟控制下
阅读全文
摘要:背景 不管从事FPGA哪个方面避免不了使用FIFO,充当缓存,多bit数据跨时钟处理等。 说来惭愧,我长期使用的是Xilinx提供FIFO的IP核,认为有现成的为啥不用。直到后来觉得FIFO问题其实在笔试还是面试中都会被提及 所以决定写以此文,自己的看法,如有不对之处,请批评指出。 前提 首先我们来
阅读全文
摘要:在XDMA开发过程中,发现数据回传丢失问题: 将数据通过H2C发送至DDR4缓存,发送完毕接收last信号后,等待上位机发送指令(读/写/处理?)该指令通过AXI_lite接口处理。 当接收回传数据指令后,数据量小的时候,未出现丢数,当数据量大的时候,经过多次循环测试,开始丢,且位置固定(指的是同组
阅读全文

浙公网安备 33010602011771号