上一页 1 2 3 4 5 6 ··· 8 下一页

2018年8月24日

GPIO-FPGA架构

摘要: GPIO是一种软件运行期间能够动态配置和控制的通用引脚 有不同的GPIObank,每个GPIO口的bank都会有编号的区分, 每个GPIO口除了通用的输入输出功能以外,还有其他复用功能,例如GPIO5_b4可以复用成: spi0_clk ts0_data4 uart4exp_ctsn 一、GPIO的 阅读全文

posted @ 2018-08-24 17:18 super_star123 阅读(3008) 评论(0) 推荐(0) 编辑

2018年8月23日

格雷码

摘要: 格雷码与卡诺图顺序 一、格雷码编码规则 画卡诺图的时候需要先将所有变量可能以格雷码的形式排列在方格两侧,所有变量有2^n个,虽然我们常用的变量为四个及以下,可以熟记格雷码,但为了学习还是有必要了解格雷码的编码规则。格雷码的基本特点就是任意两个相邻的代码只有一位二进制数不同,这样在数字电路中变化时每次 阅读全文

posted @ 2018-08-23 22:08 super_star123 阅读(4243) 评论(0) 推荐(0) 编辑

OC门与OD门以及线与逻辑

摘要: OC(Open Collector)门又叫集电极开路门,主要针对的是BJT电路(从上往下依次是基极,集电极,发射极)OD(Open Drain)门又叫漏极开路门,主要针对的是MOS管(从上往下依次是漏极、栅极、源极)线与逻辑指的是两个输出端直接互联就可以实现“AND”的功能,如下图如果按照该图的做法 阅读全文

posted @ 2018-08-23 15:27 super_star123 阅读(11594) 评论(0) 推荐(0) 编辑

2018年8月22日

微弱信号二次谐波检测的FPGA的实现-总结

摘要: 首先还是把握大的系统框架: 我要实现的部分不包括DA以及AD的转换,主要是将SSP接收到的数据送入到FIFO中,然后经过FIR带通滤波器的处理后对该信号计算幅值并做PSD,然后处理的信号经过积分够一方面送入到FIFO一方面进行均值滤波(实际上就是在一定的积分门时间内做累加操作)。最后结果通过通信模块 阅读全文

posted @ 2018-08-22 22:46 super_star123 阅读(1397) 评论(0) 推荐(0) 编辑

Python常用的数据结构详解

摘要: 数据结构:通俗点说,就是储存大量数据的容器。这里主要介绍Python的4种基本数据结构:列表、字典、元组、集合。 格式如下: 列表:list = [val1,val2,val3,val4],用中括号;字典:dict = {key1:val1,key2:val2},大括号,且每个元素是带有冒号的key 阅读全文

posted @ 2018-08-22 11:44 super_star123 阅读(338) 评论(0) 推荐(0) 编辑

PCA的原理简述

摘要: PCA的实质就是要根据样本向量之间的相关性排序,去掉相关性低的信息,也就是冗余的特征信息。 我们都知道噪声信号与待测量的信号之间实际上是没有相关性的,所以我我们利用这个原理就可以将与待测量无关的噪声信号PCA去噪 PCA的原理也就是它的简单的实现过程就是: 首先将样本数据构造成对应的数据矩阵,然后求 阅读全文

posted @ 2018-08-22 11:38 super_star123 阅读(722) 评论(0) 推荐(0) 编辑

2018年8月21日

FPGA的基本组成单元LUT,以及三种核的概念

摘要: 、查找表 LUT就是查找表,对于4输入的LUT而言,实际上就是4位地址位,一位数据位的存储器,能够存储16位数据,所以我们在FPGA设计中可以用LUT组建分布式的RAM。 这样也可以解释我们在设计中为什么要采用流水线的实现方法 因为当输入数据的位数远大于一个LUT的输入时,就需要用多个LUT级联来实 阅读全文

posted @ 2018-08-21 17:06 super_star123 阅读(24641) 评论(0) 推荐(4) 编辑

逻辑门电路的延时分析

摘要: 关于MOS管 NMOS: PMOS: NMOS是栅极高电平(VGS > Vt)导通,低电平断开,可用来控制与地之间的导通。适合用于源极接地时的情况(低端驱动),只要栅极电压达到4V或10V就可以了。 PMOS是栅极低电平(VGS < Vt)导通,高电平断开,可用来控制与电源之间的导通。虽然PMOS可 阅读全文

posted @ 2018-08-21 09:49 super_star123 阅读(8661) 评论(0) 推荐(0) 编辑

2018年8月19日

FPGA时序分析

摘要: 更新于20180823 时序检查中对异步复位电路的时序分析叫做()和()? 这个题做的让人有点懵,我知道异步复位电路一般需要做异步复位、同步释放处理,但不知道这里问的啥意思。这里指的是恢复时间检查和移除时间检查。 在开始之前需要先搞明白的一点是为什么要保持建立时间和保持时间大于零,不满足的话会怎么样 阅读全文

posted @ 2018-08-19 22:30 super_star123 阅读(3314) 评论(1) 推荐(1) 编辑

2018年8月18日

SPI以及IIC的verilog实现以及两者之间的对比

摘要: 一、SPI是一种常用的串行通信接口,与UART不同的地方在于。SPI可以同时挂多个从机,但是UART只能点对点的传输数据,此外SPI有四条线实现数据的传输,而UART采用的是2条实现串行数据的传输 1.SPI的主从机的接口模型 (master和slave在时钟的上升沿采样,下降沿发送数据。数据从最高 阅读全文

posted @ 2018-08-18 12:17 super_star123 阅读(2494) 评论(0) 推荐(0) 编辑

上一页 1 2 3 4 5 6 ··· 8 下一页

导航