随笔分类 -  数电基础

线性反馈移位寄存器(LFSR)-非线性反馈移位寄存器的verilog实现(产生伪随机数)
摘要:一、线性反馈移位寄存器(LFSR) 通过对事先选定的种子做运算使得人工生成的伪随机序列的过程,在实际中,随机种子的选择决定了输出的伪随机序列的不同,也就是说随机种子的选择至关重要。 产生伪随机数的方法最常见的是利用一种线性反馈移位寄存器(LFSR),它是由n个D触发器和若干个异或门组成的,如下图: 阅读全文

posted @ 2018-08-31 10:20 super_star123 阅读(13976) 评论(1) 推荐(2)

逻辑门电路的知识点归纳
摘要:1.半导体二极管与MOS管的开关特性 二极管:正向导通,反向截止,但是要注意的是从反向截止到正向导通的时间极其短,但是从正向导通到反向截止要经过反向恢复(电荷存储效应)的过程,这个过程实际上就是存储电荷消失的时间,也是结电容的放电时间。(所以可以用于防止反相电流过大的情况) BJT:主要分为截止区放 阅读全文

posted @ 2018-08-26 16:38 super_star123 阅读(1451) 评论(0) 推荐(0)

格雷码
摘要:格雷码与卡诺图顺序 一、格雷码编码规则 画卡诺图的时候需要先将所有变量可能以格雷码的形式排列在方格两侧,所有变量有2^n个,虽然我们常用的变量为四个及以下,可以熟记格雷码,但为了学习还是有必要了解格雷码的编码规则。格雷码的基本特点就是任意两个相邻的代码只有一位二进制数不同,这样在数字电路中变化时每次 阅读全文

posted @ 2018-08-23 22:08 super_star123 阅读(4484) 评论(0) 推荐(0)

OC门与OD门以及线与逻辑
摘要:OC(Open Collector)门又叫集电极开路门,主要针对的是BJT电路(从上往下依次是基极,集电极,发射极)OD(Open Drain)门又叫漏极开路门,主要针对的是MOS管(从上往下依次是漏极、栅极、源极)线与逻辑指的是两个输出端直接互联就可以实现“AND”的功能,如下图如果按照该图的做法 阅读全文

posted @ 2018-08-23 15:27 super_star123 阅读(12049) 评论(0) 推荐(0)

逻辑门电路的延时分析
摘要:关于MOS管 NMOS: PMOS: NMOS是栅极高电平(VGS > Vt)导通,低电平断开,可用来控制与地之间的导通。适合用于源极接地时的情况(低端驱动),只要栅极电压达到4V或10V就可以了。 PMOS是栅极低电平(VGS < Vt)导通,高电平断开,可用来控制与电源之间的导通。虽然PMOS可 阅读全文

posted @ 2018-08-21 09:49 super_star123 阅读(9237) 评论(0) 推荐(0)

FPGA时序分析
摘要:更新于20180823 时序检查中对异步复位电路的时序分析叫做()和()? 这个题做的让人有点懵,我知道异步复位电路一般需要做异步复位、同步释放处理,但不知道这里问的啥意思。这里指的是恢复时间检查和移除时间检查。 在开始之前需要先搞明白的一点是为什么要保持建立时间和保持时间大于零,不满足的话会怎么样 阅读全文

posted @ 2018-08-19 22:30 super_star123 阅读(3422) 评论(1) 推荐(2)

PLL到底是个啥么东西呢?
摘要:——————————————————更新于20180826———————————————————————————— PLL:完成两个电信号的相位同步的自闭环控制系统叫锁相环。用电压控制延时,用到了VCO来实现DLL中类似的延时功能,是模拟电路。DLL:基于数字抽样方式实现的,在输入时钟和反馈时钟之间 阅读全文

posted @ 2018-05-19 23:14 super_star123 阅读(14349) 评论(0) 推荐(2)

简单数字电路1-全加器-半加器
摘要:了解到实际上数字逻辑电路的与门或门非门的基本组成单元有三种,分别是互补型的CMOS逻辑、TTL逻辑以及传输门逻辑三种,其中互补型的CMOS逻辑因其功耗低,工艺集成度高,组合逻辑实现简单以及能够根据简单规则自动生成任意的复杂逻辑门,在自动化上有极大的优势,而得到了广泛的使用。 CMOS的原则,所有“与 阅读全文

posted @ 2018-05-05 09:15 super_star123 阅读(4717) 评论(0) 推荐(0)

导航