摘要:
1.交互布线 方法/步骤1: 如图所示,打开一个工程的PCB和原理图, 如图所示,打开一个工程的PCB和原理图, 如图所示,打开一个工程的PCB和原理图, 方法/步骤2: 如图所示,点击菜单栏里面的window按钮,在弹出的下拉菜单里面选择“tile vertically”,使得原理图和PCB并行排 阅读全文
摘要:
PCB模块化布局系列之时钟电路设计(晶振、晶体) 一、晶体在一个电路系统中, 时钟是必不可少的一部分。如人的心脏的作用,如果电路系统的时钟出错了,系统就会发生紊乱,因此在PCB 中设计,一个好的时钟电路是非常必要的。我们常用的时钟电路有:晶体、晶振、分配器。有些IC 用的时钟可能是由主芯片产生的,但 阅读全文
摘要:
调试中打印管脚可以用SWO管脚代替PB3脚 keil配置如下 1.在新建工程里面加入 #include <stdio.h> #define ITM_Port8(n) (*((volatile unsigned char *)(0xE0000000+4*n)))#define ITM_Port16(n 阅读全文
摘要:
VGA接头:全称是Video Graphics Array 针数为15的视频接口,VGA输出和传递的是模拟信号 DVI接口:DigitalVisualInterface:数字视频接口 DVI接口有两个标准,25针和29针,DVI接口传输的是数字信号,可以传输大分辨率的视频信号。 HDMI接口:Hig 阅读全文
摘要:
原文地址:电路级静电防护技巧(三)作者:jianwave 电路级静电防护技巧(三) (2011-12-13 17:41) 翻盖机受话器上TVS管或压敏电阻应该放在哪? 很多人理解静电防护器件在layout时要靠近端口摆放,翻盖机或者滑盖机受话器(receiver,rec)上的TVS或压敏电阻要放在上 阅读全文
摘要:
原文地址:电路级静电防护技巧(二)作者:jianwave 电路级静电防护技巧(二) (2011-12-13 17:40) 当集成电路( IC )经受静电放电( ESD) 时,放电回路的电阻通常都很小,无法限制放电电流。例如将带静电的电缆插到电路接口上时,放电回路的电阻几乎为零,造成高达数十安培的瞬间 阅读全文
摘要:
原文地址:电路级静电防护技巧(一)作者:jianwave 电路级静电防护技巧(一) (2011-12-13 17:39) 写在前边的话 很早就想把自己在手机产品设计中的电磁兼容方面的理解写出来和大家分享,但是构想的内容过于庞大,都没有实施。可以先把提纲在这里秀一下: 1.静电防护 2.TDDnois 阅读全文
摘要:
在做一款消费电子产品时,需要采集电池电压(3.3V-4.2V),同时在休眠的时候希望尽量减小待机电流。电池电压采集电路采用两个1%的300K电阻进行分压,由该电路引起的待机电路为4.2/(300+300)mA=7uA.此时比较合理(整机的待机电流要求30uA以内)。 初始设计电路如下: 在编程采集数 阅读全文
摘要:
今天在调试程序的时候,发现函数返回值赋值给变量时,变量值总是显示"not in scope",无法看到变量被赋的值。 出现这种情况的原因是这个局部变量没被分配到内存,或者变量被编译器优化了。 编译器优化级别高的时候,编译器为了优化,可能并没有按照我们想要执行的代码汇编。 解决方法:降低Keil的编译 阅读全文