摘要: FPGA电源设计非常重要,常见的FPGA电源IO有内核电源VCCINT,辅助电源VCCAUX,io电源VCCO,BRAM电源VCCBRAM。 以xilinx的FPGA举例,关于电源部分的内容可以参考Spartan-6 FPGA Data Sheet:DC and Switching Characte 阅读全文
posted @ 2021-10-08 21:14 梓木1 阅读(2680) 评论(0) 推荐(0) 编辑
摘要: 由于FPGA管脚非常多,自己动手画很容易绘制错误,所以一般是在pcb封装网站上下载FPGA原理图和封装图。 下面给出两种常见的下载FPGA原理图的途径 ### 1.在AD软件上直接下载,推荐使用这种方法,该方法简单方便,且原理图方便使用,这种方法最新版AD软件才有,且需要注册账户。 步骤如下: 点击 阅读全文
posted @ 2021-10-08 20:44 梓木1 阅读(1042) 评论(0) 推荐(0) 编辑
摘要: JTAG配置电路 一般分为10引脚或者14引脚接口,这里介绍14引脚连接 需要注意的是电源需要和FPGA配置bank电压一致。 电阻可以选择330欧或者33欧。从xilinx官方手册中给出了JTAG插座的信息,这和网上其他类型的JTAG有些区别,JTAG不同应用的场景,其管脚序号会有所不同,这里介绍 阅读全文
posted @ 2021-10-08 20:27 梓木1 阅读(4358) 评论(0) 推荐(0) 编辑
摘要: 滤波器说明:设计一个采样率Fs=1024,Fpass=200,Fstop=400,通过最小二乘实现,15阶,并对滤波器参数进行量化。流水线型fir滤波器 1.1 使用matlab进行滤波 %滤波器信息:采样频率1024 fpass=200 fstop=400 15阶 %0-2000hz信号保留,20 阅读全文
posted @ 2021-08-06 14:33 梓木1 阅读(903) 评论(0) 推荐(0) 编辑
摘要: 代码如下这里直接使用了matlab中的fir1函数进行滤波,具体fir1函数如何使用可以百度 Fs=2048; %采样频率,根据香农采样定理,被采样信号频率不可以高于采样频率的一半,否则无法恢复出原信号 %产生的信号频率小于Fs/2,如果不满足此条件会发生信号频率的混叠,达不到预期的滤波效果 dt= 阅读全文
posted @ 2021-07-16 15:27 梓木1 阅读(1663) 评论(0) 推荐(0) 编辑
摘要: 1. matlab 保存波形数据到文件 matlab操作方法大致与c语言相似,可以比较着学。 代码如下: x=0:1:1024; y=sin(x); z=[x;y] fp=fopen('wave.TXT','w'); fprintf(fp,'x=%6.2f sin(x)=%8.4f\n',z); f 阅读全文
posted @ 2021-07-16 15:05 梓木1 阅读(1813) 评论(0) 推荐(0) 编辑
摘要: 一直在看别人写的博客,各种技术文章收获很多,我也想通过写博客的形式,将我所学习的东西,记录下来希望对别人有帮助。 现在主要学习的是FPGA,后续可能自学ic验证的知识,FPGA这块除了学校的课程学习,更多的是自学,目前学习了一些FPGA的基本知识,后续打算进阶学习,为研二研三阶段做准备。 阅读全文
posted @ 2021-07-16 12:06 梓木1 阅读(81) 评论(0) 推荐(0) 编辑