2011年10月21日
摘要: mini2440上为了降低电磁干扰配备了12MHz的晶振,如果直接给当做cpu的时钟,那这个s3c2440a就屈才了。幸好cpu内部自带了MPLL将晶振时钟倍频使得cpu工作在FCLk及AHB总线上的外设工作在HCLK和APB总线上的外设工作在PCLK。当然还配有一个UPLL来产生恒定的48MHZ以支持usb2.0.①.时钟源选择在系统复位时检测引脚OM3:OM2,若是0:0,则主时钟源选择外部晶振,usb时钟源选择外部晶振②.MPLLCON main pll control 主时钟寄存器控制用于设定FCLK和Fin的倍数。Mpll(FCLK) = ( 2 × m × Fi 阅读全文
posted @ 2011-10-21 08:38 _song 阅读(343) 评论(0) 推荐(0) 编辑